滤除射频控制中出现带内的Spur
时间:09-10 10:21 阅读:2513次
*温馨提示:点击图片可以放大观看高清大图
简介:MCU在射频控制时,MCU的时钟(晶振)、数据线会辐射基频或基频的倍频,被低噪放LNA放大后进入混频,出现带内的Spur,无法滤除。请问有没有好的解决方法?
在设计高频电路用电路板有许多注意事项,尤其是GHz等级的高频电路,更需要注意各电子元件pad与印刷pattern的长度对电路特性所造成的影响。
最近几年高频电路与数位电路共用相同电路板,构成所谓的混载电路系统似乎有增加的趋势,类似如此的设计经常会造成数位电路动作时,高频电路却发生动作不稳定等现象,其中原因之一是数位电路产生的噪讯,影响高频电路正常动作所致。为了避免上述问题除了设法分割两电路block之外,设计电路板之前充分检讨设计构想,才是根本应有的手法,基本上设计高频电路用电路板必需掌握下列三大原则:
1、高质感;
2、不可取巧;
3、不可仓促抢时间。
以下是设计高频电路板的一些建议:
(a)印刷pattern的长度会影响电路特性。
尤其是传输速度为GHz高速数位电路的传输线路,通常会使用strip line,同时藉由调整配线长度补正传输延迟时间,其实这也意味着电子元件的设置位置对电路特性具有绝对性的影响。
(b)Ground作大better。
铜箔面整体设置ground层,而连接via的better ground则是高频电路板与高速数位电路板共同的特徵,此外高频电路板最忌讳使用幅宽细窄的印刷pattern描绘ground。
(c)电子元件的ground端子,以最短的长度与电路板的ground连接。
具体方法是在电子元件的ground端子pad附近设置via,使电子元件能以最短的长度与电路板的ground连接。
(d)信号线作短配线设计。
不可任意加大配线长度,尽量缩短配线长度。
(e)减少电路之间的结合。
尤其是filter与amplifier输出入之间作电路分割非常重要,它相当于audio电路的cross talk对策。
(f)MCU回路Layout考量:
震荡电路仅可能接近IC震荡脚位;震荡电路与VDD & VSS保持足够的距离;震荡频率大于1MHz时不需加 osc1 & osc2 电容;电源与地间要最短位置并尽量拉等宽与等距的线,于节点位置加上104/103/102等陶瓷电容。