-
几个DSP高手的经验介绍,编写基于DSP程序的注意事项。
-
如何在F2812中用C语言来实现中断的说明??本文来给你答案。
-
本文为大家提供了一个DSP程序里的重构程序。
-
文章主要介绍2803x系列SPI口的时序问题。
-
本文简单介绍关于DSP系统的降噪技术。
-
AD5410是数字写入控制电流输出的片子,分写数据部分和读数据部分,读数据其实就是读AD5410的寄存器的数据,主要目的无非是看看我写进寄存器的内容是否正确,调试出现错误时会用到,真正实现电流输出的...
12-03 11:36by
永不止步步 1135次查看
-
传统的综合技术越来越不能满足当今采用90纳米及以下工艺节点实现的非常大且复杂的FPGA设计的需求了。问题是传统的FPGA综合引擎是基于源自ASIC的方法,如底层规划、区域内优化(IPO,In-pla...
-
最近几天读了Xilinx网站上一个很有意思的白皮书(white paper,wp272.pdf),名字叫《Get Smart About Reset:Think Local, Not Global》...
-
本文简单介绍ARM、DSP及FPGA的技术特点和区别 。
-
不管你是一名逻辑设计师、硬件工程师或系统工程师,甚或拥有所有这些头衔,只要你在任何一种高速和多协议的复杂系统中使用了FPGA,你就很可能需要努力解决好器件配置、电源管理、IP集成、信号完整性和其他的...
-
这个文章主要和大家介绍一些我们在FPGA硬件系统设计过程中遇到的问题和解决的方法。也欢迎大家一起参与讨论。
-
新一代 FPGA的速度变得越来越快,密度变得越来越高,逻辑资源也越来越多。那么如何才能确保功耗不随这些一起增加呢?很多设计抉择可以影响系统的功耗,这些抉择包括从显见的器件选择到细小的基于使用频率的...
-
时序是设计出来的,每一个项目都有很严格的评审,只有评审通过了,才能做下一步的工作。
-
现今的FPGA设计大多采用时序逻辑,需要时钟网络才能工作,通常情况下,时钟通过外部晶体振荡器产生。虽然大多数情况下使用外部晶振是最好的选择,然而,石英晶振对温度漂移敏感,且易碎,对于一些恶劣场合,如...
-
在这里给大家提供一个FPGA收取数据的代码。
-
时钟是整个电路最重要、最特殊的信号,系统内大部分器件的动作都是在时钟的跳变沿上进行, 这就要求时钟信号时延差要非常小, 否则就可能造成时序逻辑状态出错;因而明确FPGA设计中决定系统时钟的因素,尽量...
-
由于DSP能够迅速测量、过滤或压缩实时模拟信号,因此DSP在电子系统设计中非常重要。这样,DSP有助于实现数字世界与真实(模拟)世界的通信。但是随着电子系统变得越来越精细,需要处理多个模拟信号源,工...
-
现在我用stm32f103ve, 配置fsmc, 驱动TFT, 只能配置成 psram模式, 如果配置其他模式,就会出现 fsmc总线没反应情况(当配置成sram,nor模式, 运行到FSMC_NO...
12-03 10:53by
永不止步步 3238次查看