-
本文将讨论一种方法学。最终的目标是设计和实现UWB MAC(媒体访问层)IP。出于架构开发的目的,决定用SystemC来实现整个IP。还开发了抽象级具有不同程度变化的不同架构。
05-12 14:19by
宝啦宝呀 1335次查看
-
随着FPGA的密度越来越高,设计者们正在节能降耗方面取得越来越多的进展,这也正是本文将要讨论的问题。
05-12 13:55by
宝啦宝呀 734次查看
-
整个电路的主要功能是抗冲击波和蚊虫干扰,并把有效弹丸信号变成脉宽为50μs的信号输出到下级处理电路。设计中采用的芯片是MAX7000系列的EPM7128SLC84-15芯片。下面就如何实现滤波和抗...
05-12 13:52by
宝啦宝呀 789次查看
-
本文主要探讨了DDR型存储器接口设计中必要的时钟偏移及数据采集的时序空余。
05-12 13:47by
宝啦宝呀 800次查看
-
本文讨论的四种常用FPGA/CPLD设计思想与技巧:乒乓操作、串并转换、流水线操作、数据接口同步化,都是FPGA/CPLD逻辑设计的内在规律的体现,合理地采用这些设计思想能在FPGA/CPLD设计工...
05-12 13:42by
宝啦宝呀 1122次查看
-
本文采用FPGA的模拟动态滤波器,在结构上简易,性能上稳定,测试和设计都十分的方便。FPGA的使用,能根据具体要求很方便的改变控制信号,同时实现超声诊断仪中多个模块并行工作,也为以后的更多模拟部分数...
05-12 12:01by
宝啦宝呀 683次查看
-
很多视频系统都采用多功能FPGA和多传输率SDI集成电路,以支持高性能专业视频在长距离的传输。FPGA需要高密度、细迹线宽度的传输,而高速模拟SDI传输需要阻抗匹配和信号保真。本论文概述了硬件工程师...
05-12 11:53by
宝啦宝呀 861次查看
-
本文分析了IL-E2型TDI-CCD 芯片的工作过程和对驱动信号的要求,在此基础上设计出合理的时序电路, 为了满足在实际工作中像移速度异速匹配的要求,在时序电路的设计中时序发生部分是可调的。
05-12 11:46by
宝啦宝呀 1112次查看
-
本文提供的解决方案可防止FPGA设计被拷贝,即使配置比特流被捕获,也可以保证FPGA设计的安全性。这种安全性是通过在握手令牌由MAX II器件传送给FPGA之前,禁止用户设计功能来实现的。
05-12 11:43by
宝啦宝呀 756次查看
-
FPGA现在已发展成为高度集成的器件,可以包括嵌入式ASIC类型的功能,提供增强的接口功能。软微处理器功能加上DSP处理器和嵌入式存储器,意味着在基站设计中使用的FPGA,将用一个可重构芯片提供功...
05-12 11:41by
宝啦宝呀 1070次查看
-
我们的设计需要多大容量的芯片?我们的设计能跑多快?这正是本文中阐述的问题。
05-12 11:36by
宝啦宝呀 706次查看
-
文章中提出了一种应用于FPGA 的嵌入式可配置双端口的块存储器。该存储器包括与其他电路的布线接口、可配置逻辑、可配置译码、高速读写电路。在编程状态下,可对所有存储单元进行清零,且编程后为两端口独立的...
05-12 11:31by
宝啦宝呀 751次查看
-
本文介绍的插值查找表是实施赛灵思FPGA的DSP功能的简便而强大的方法。插值查找表可帮助您在保持面积占用相对较低的情况下实现极高数值精度 (SNR) 和高数据速率。
05-12 11:15by
宝啦宝呀 830次查看
-
本文采用FFT代替自相关函数计算扩频系统中的码片偏移可节省硬件计算时间。经过硬件的优化设计与仿真,在Altera Straix II系列FPGA上,时钟频率达到109.1 MHz,捕获时间和计算时间...
05-12 11:09by
宝啦宝呀 810次查看
-
FPGA提供一个具成本效益的,尺寸非常小的可编程逻辑平台,可以轻松地将信号从不同的图像传感器接口转换到数字信号,以供下游的逻辑进行处理,而本文是利用FPGA实现摄像机传感器接口的设计。
05-12 10:58by
宝啦宝呀 1344次查看
-
通过本文的分析,了解了FPGA功率损耗的相关原理和影响功耗的相关因素。设计者通过优化自己的设计和注意某些具体情况,可以在FPGA设计中实现低功耗。通过一款具体的FPGA产品了解其低功耗的解决方式,为...
05-12 10:55by
宝啦宝呀 1038次查看
-
本文采用FPGA 实现了USB 与RS 232 间的接口转换及数据处理的功能。设计中先入先出存储器的运用解决了数据的缓存的和速率匹配问题, 有限状态机的运用使得程序设计更加清晰可靠。
05-12 10:50by
宝啦宝呀 833次查看
-
本文设计的FFT处理器,基于FPGA技术,由于采用移位寄存器流水线结构,实现了两路数据的同时输入,相比传统的级联结构,提高了蝶形运算单元的运算效率,减小了输出延时,降低了芯片资源的使用。
05-12 10:44by
宝啦宝呀 1334次查看