单片机  文章

总结电子基础知识、经验技巧、解决方法、方案设计等。分享你的文章经验,即有好礼相送哦!  点击分享单片机文章>>

  • 对于新手来说,如何上手调试FPGA是关键的一步。   对于每一个新设计的FPGA板卡,也需要从零开始调试。   那么如何开始调试?   下面介绍一种简易的调试方法。   (1) 至少设定一个...
    11-03 13:53by hcay 863次查看
  • 如果说用一个词来描述FPGA的特性,灵活性肯定名列前茅。 FPGA的灵活性在于:   (一)I/O的灵活性,其可以通过其I/O组成各种接口与各种器件连接,并且支持不同的电气特性。   (二)内部...
    11-03 13:50by hcay 845次查看
  • 系统架构确定,下一步就是FPGA与各组成器件之间互联的问题了。通常来说,CPU和FPGA的互联接口,主要取决两个要素:(1)CPU所支持的接口。(2)交互的业务。
    11-03 13:49by hcay 839次查看
  • 通常来讲,“一个好汉三个帮”,一个完整的嵌入式系统中由单独一个FPGA使用的情况较少。通常由多个器件组合完成,例如由一个FPGA+CPU来构成。通常为一个FPGA+ARM,ARM负责软件配置管理,界...
    11-03 13:48by hcay 730次查看
  •  FPGA是一种器件。其英文名 feild programable gate arry 。很长,但不通俗。通俗来说,是一种功能强大似乎无所不能的器件。通常用于通信、网络、图像处理、工业控制等不同领域...
    11-03 13:47by hcay 867次查看
  •  一个单片机应用系统的硬件电路设计包含两部分内容:一是系统扩展,即单片机内部的功能单元,如 ROM、RAM、I/O、定时器/计数器、中断系统等不能满足应用系统的要求时,必须在片外进行扩展,选择适当的...
    11-03 13:43by hcay 1469次查看
  • 单片机什么叫位寻址?/不可位寻址?
    11-01 14:22by 永不止步步 617次查看
  • 针对双天线干涉SAR 基线测量系统数据量大、实时性要求高和体积小的特点,设计并实现了一种基于FPGA + PCI 的实时数据采集存储系统。 系统基于PCI 总线技术,采用FPGA 和大容量SDRAM...
    11-01 14:18by hcay 1429次查看
  • 针对双天线干涉SAR 基线测量系统数据量大、实时性要求高和体积小的特点,设计并实现了一种基于FPGA + PCI 的实时数据采集存储系统。 系统基于PCI 总线技术,采用FPGA 和大容量SDRAM...
    11-01 14:16by hcay 1228次查看
  • 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位...
    11-01 14:14by hcay 1717次查看
  • 该文在EDA 开发平台上,利用VHDL 语言设计数控分频器电路,采用可编程逻辑器件CPLD/FPGA,经过整体分析、模块化分析、整体与模块的仿真分析三个步骤,以乐曲《梁祝》为例,使硬件实现了整体复位...
    11-01 14:13by hcay 1749次查看
  • 在航空电子系统中,经常需要对1553B总线和ARINC429总线进行双向数据转换以适应不同电子设备的接口要求。由于两种总线标准传输协议不同,传输速率和数据格式有较大差异,常规系统需要多种专业数据转换...
    11-01 14:11by hcay 1664次查看
  • 提出了一种面向海量遥感图像高速压缩应用需求的多现场可编程门阵列( FPGA,Field-Programmable Gate Array) ,即处理器设计方案,包括针对压缩任务中模块间松耦合和模块内强...
    11-01 14:10by hcay 1242次查看
  • 提出了一种面向海量遥感图像高速压缩应用需求的多现场可编程门阵列( FPGA,Field-Programmable Gate Array) ,即处理器设计方案,包括针对压缩任务中模块间松耦合和模块内强...
    11-01 14:08by hcay 964次查看
  • FPGA已经被广泛用于实现大规模的数字电路和系统,随着CMOS工艺发展到深亚微米,芯片的静态功耗已成为关键挑战之一。文章首先对FPGA的结构和静态功耗在FPGA中的分布进行了介绍。接下来提出了晶体管...
    11-01 14:07by hcay 1727次查看
  • 单片机汇编伪指令DATA和EQU的区别。
    11-01 14:06by 永不止步步 5044次查看
  • PLL可以用来提供芯片时钟,是由PLLSTAT(PLL状态寄存器)来控制的,由第9位来控制,用来读出PLL的连接位。当第8位PLLE和第9位PLLC都为1时,PLL作为时钟源连接到处理器。当PLLC...
    11-01 14:05by 永不止步步 3789次查看
  • FPGA已经被广泛用于实现大规模的数字电路和系统,随着CMOS工艺发展到深亚微米,芯片的静态功耗已成为关键挑战之一。文章首先对FPGA的结构和静态功耗在FPGA中的分布进行了介绍。接下来提出了晶体管...
    11-01 14:04by hcay 893次查看

立即注册
畅学电子网,带你进入电子开发学习世界
专业电子工程技术学习交流社区,加入畅学一起充电加油吧!

x

畅学电子网订阅号