-
1. 数据准备 2.. 布局规划 3. Placement - 自动放置标准单元 4. 时钟 ...
by
lotuse | 发表时间 2016-08-15
|1124次查看
-
1、信号上升时间约是时钟周期的10%,即1/10x1/Fclock。例如100MHZ 使中的上升时间 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|1081次查看
-
DT公司(IDT®)(NASDAQ:IDTI)今天宣布扩展其Versaclock®5低功耗现场可编程 ...
by
派大星 | 发表时间 2014-12-22
|1035次查看
-
本方案是以CME最新的低功耗系列FPGA的HR03为平台,实现8/10b的SerDes接口,包括S ...
by
露水非海 | 发表时间 2015-12-15
|904次查看
-
1. 使用clock() 函数;2. 使用time() 函数;3. 使用GetTickCount ( ...
by
永不止步步 | 发表时间 2015-07-01
|887次查看
-
今天配置了STM32 AD的交替触发模式,采样基本做到1us一个样本了。通道10 1.5周期,使用 ...
by
期待 | 发表时间 2015-04-07
|873次查看
-
最近几年电路板非常流行所谓的导线,然而这种不规则导线随着clock频率不断提高,设计人员也意识到必 ...
by
露水非海 | 发表时间 2016-01-15
|814次查看
-
本文主要简单介绍了CyclockWizard软件工具实现系统设计和频率管理 ...
by
莫北北 | 发表时间 2014-12-06
|750次查看
-
题主最近开始接触和FPGA的方案验证相关的工作内容,需要把握FPGA内部资源的详细信息,所以又仔细查 ...
by
长长11 | 发表时间 2019-07-20
|716次查看
-
造成液晶显示器重影一般是因为屏不好,或者显示器与显卡不匹配但是有解决方法,方zhidao法是进显示器 ...
by
长长11 | 发表时间 2020-06-02
|508次查看