-
利用FPGA实现大型设计时,可能需要FPGA具有以多个时钟运行的多重数据通路,这种多时钟FPGA设计 ...
by
畅学电子 | 发表时间 2014-09-19
|3422次查看
-
无论是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操作,可靠的时钟是非 ...
by
露水非海 | 发表时间 2016-01-19
|1895次查看
-
作为最重要的设计参数之一,选择环路带宽涉及到抖动、相位噪声、锁定时间或杂散之间的平衡 ...
by
粽子糖果 | 发表时间 2017-06-05
|1882次查看
-
无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操作,可靠的时钟是非常 ...
-
现代集成电路芯片中,随着设计规模的不断扩大。一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如 ...
by
黑魔 | 发表时间 2014-06-10
|1564次查看
-
本文作者创新点是利用SYNOPSYS软件设计IP核,适合直接应用到ASIC/SoC设计中,并对RTL ...
by
郭秀斌 | 发表时间 2014-05-14
|1510次查看
-
时钟可分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟 ...
by
Dabing | 发表时间 2015-02-03
|1128次查看
-
FPGA大型设计应用的多时钟设计策略阐述 ...
by
黑魔 | 发表时间 2014-03-15
|1101次查看
-
本文提出了多时钟域逻辑设计中的一般问题,介绍了异步电路设计中同步化处理的重要作用,分析了触发器失效的 ...
by
期待 | 发表时间 2015-05-26
|1044次查看
-
本文介绍了一个基于FPGA 的高效率多时钟的虚拟直通路由器,通过优化中央仲裁器和交叉点矩阵,以争取较 ...
by
宝啦宝呀 | 发表时间 2015-05-08
|796次查看