-
数字逻辑已经成为当今所有电子电路的核心,无论是FPGA、微控制器、微处理器还是分立逻辑。数字系统采用 ...
by
倩倩 | 发表时间 2014-06-12
|1486次查看
-
上电复位后默认XT2关,ACLK来自XT1,MCLK和SMCLK都来自DCO。
掌握通过对寄存器的 ...
by
期待 | 发表时间 2015-04-07
|1472次查看
-
抖动(jitter)会使数字电路的传输性能恶化,由于信号上升沿或是下降沿在时间轴上的正确位置被取代, ...
by
晴空万里 | 发表时间 2014-08-11
|1466次查看
-
第一:系统内大部分器件的动作都是在时钟的跳变沿上进行,这就要求时钟信号时延差要非常小,否则就可能造成 ...
by
倩倩 | 发表时间 2014-07-09
|1456次查看
-
本文介绍跨时钟域的数据传递方法,是针对2个同源的时钟信号,大家一起看下。 ...
by
银火虫 | 发表时间 2016-04-27
|1442次查看
-
DLY_CLR 等待清除信号,为开始下一次送数周期作准备;
DELAY 延时5个时钟周期后的输出信 ...
by
angel | 发表时间 2014-04-26
|1436次查看
-
FPGA的时钟输入都有专用引脚,通过这些专用引脚输入的时钟信号,在FPGA内部可以很容易的连接到全局 ...
by
lotuse | 发表时间 2016-09-18
|1434次查看
-
介绍了一种基于MSP430单片机的GPS和CDMA双接收计时系统的设计思路与方法,并给出了系统的硬件 ...
by
Dabing | 发表时间 2015-01-14
|1430次查看
-
在此设计中,采用XFG1产生5KHZ的振荡信号通过U3A作为U1A、U1B、U2AU2B(4013B ...
by
期待 | 发表时间 2015-04-01
|1419次查看
-
受时序控制的脉冲信号或时钟信号或其他信号的正确运用,对我们的设计非常有帮助。接下来,介绍下我总结的几 ...
by
永不止步步 | 发表时间 2015-07-07
|1369次查看
-
AT89C52与时钟电路(包括晶体振荡器、电容C19、C20),上电复位电路(包括R42、C5、 ...
by
hcay | 发表时间 2014-11-18
|1362次查看
-
AT89S51单片机最小系统,就是使单片机正常运行的最低配置:它有一系列模块组成。
1)复位系统: ...
by
期待 | 发表时间 2015-04-15
|1362次查看
-
本文主要介绍了MSP430的3种时钟信号
...
by
莫北北 | 发表时间 2014-11-22
|1360次查看
-
锁相环(PLL)是现代通信系统的基本构建模块PLLs 通常用在无线电接收机或发射机中,主要提供"本振 ...
by
长长11 | 发表时间 2020-03-05
|1354次查看
-
提出一种基于FPGA的动态相位调整实现方案。在高速数据传输接口中,由于数据窗缩小以及传输路径不一致, ...
by
独狼 | 发表时间 2016-04-29
|1349次查看
-
本文主要介绍的是RC时钟信号产生电路 ...
by
hcay | 发表时间 2015-02-15
|1308次查看
-
基于P89C51RD2和FPGA的信号延时模块主要用在传输时钟信号、数字同步信号等对信号延迟有高 ...
by
小尚 | 发表时间 2015-11-12
|1277次查看
-
介绍了为PET(正电子发射断层扫描仪)的前端电子学模块提供时间基准而设计的一种新型高频时钟扇出电路。 ...
by
王者风范 | 发表时间 2015-11-17
|1219次查看
-
定时器实际上也是计数器,只是计数的是固定周期的脉冲,定时/计数器很容易理解的啊。
定时器实际上也是 ...
by
期待 | 发表时间 2015-10-22
|1173次查看
-
便携式电子设备的尺寸日趋小巧纤薄,越来越多的新功能或新特性不断被集成到设备中,使得便携设备的数据率 ...
by
hcay | 发表时间 2014-10-15
|1109次查看