-
在RFID芯片中的功耗主要有模拟射频前端电路,存储器,数字逻辑三部分,而在数字逻辑电路中时钟树上的功 ...
by
晴空万里 | 发表时间 2014-08-07
|3312次查看
-
时钟树单元/连线 ...
by
angel | 发表时间 2014-05-10
|2158次查看
-
射频卡需要利用一个往往有噪声的输入时钟生成各种时钟。这些输出时钟当中很少与输入时钟是整数关系。所有时 ...
by
小尚 | 发表时间 2015-11-17
|1497次查看
-
本文章是关于时钟树的分析。 ...
by
独狼 | 发表时间 2016-04-20
|1495次查看
-
在数字电路设计中,时钟信号是一种在高态与低态之间振荡的信号,决定着电路的性能。在应用中,逻辑可能在上 ...
by
露水非海 | 发表时间 2016-03-22
|1435次查看
-
本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真四个部分。 ...
by
永不止步步 | 发表时间 2015-03-06
|1288次查看
-
本文重点要讨论的是,路径过长时,如何通过增加有用时钟延迟(useful skew) 来达到时序的满足 ...
-
1. 数据准备 2.. 布局规划 3. Placement - 自动放置标准单元 4. 时钟 ...
by
lotuse | 发表时间 2016-08-15
|1185次查看
-
本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真四个部分。 ...
by
永不止步步 | 发表时间 2015-01-10
|1154次查看
-
本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真四个部分。 ...
by
hcay | 发表时间 2015-01-07
|1133次查看
-
DT公司(IDT®)(NASDAQ:IDTI)今天宣布扩展其VersaClock®5低功耗现场可编程 ...
by
派大星 | 发表时间 2014-12-22
|1083次查看
-
本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真四个部分。 ...
by
娇 | 发表时间 2016-02-24
|856次查看