-
对于高速数字电路而言,虽然还是关注电压,但是其设计方法和射频电路的设计方法相近,也需要考虑阻抗阻抗匹 ...
by
期待 | 发表时间 2015-10-24
|2665次查看
-
在高速数字电路设计中,由于趋肤效应、临近干扰、电流高速变化等因素,设计者不能单纯地从数字电路的角度来 ...
by
粽子糖果 | 发表时间 2017-06-30
|2241次查看
-
当硬件工作频率增高后,每一根布线网络上的传输线都可能成为发射天线,对其他电子设备产生电磁辐射或与其他 ...
by
lihong | 发表时间 2015-11-21
|1941次查看
-
基于ADSP-TS101高速信号处理系统采用了集成系统设计,硬件部分引入信号完整性分析的设计方法进行 ...
by
倩倩 | 发表时间 2014-06-20
|1820次查看
-
般而言,对于SPI接口、MII接口、共享时钟的RMII接口或者SDRAM信号,走线应尽可能的短。对于 ...
by
永不止步步 | 发表时间 2015-05-27
|1721次查看
-
随着实时信号处理的速率不断加快,数字电路系统的时钟频率也随之增加。同时,半导体工艺的改进,也使得电 ...
by
露水非海 | 发表时间 2016-03-24
|1536次查看
-
高速数字系统设计成功的关键在于保持信号的完整,而影响信号完整性(即信号质量)的因素主要有传输线的长度 ...
by
zsss | 发表时间 2016-09-27
|1427次查看
-
介绍了高速数字电路器件的通用互连时序模型,基于模型给出了时序公式。对常用高速接口MII、RMII、R ...
by
lihong | 发表时间 2016-01-14
|1423次查看
-
本文从高速数字电路中信号线的实际电气特性出发,建立电气特性模型,寻找影响信号完整性的主要原因及解决问 ...
by
hcay | 发表时间 2014-12-19
|1275次查看
-
· 高速数字电路(即高时钟频率及快速边沿)的设计成为主流。
· 产品小型化及高性能必须面对在同一块 ...
by
凯瑞 | 发表时间 2015-04-16
|1203次查看
-
近年来发展起来的直接数字式频率合成器(DDS)采用高速数字电路和高速D/A转换技术,具有以往频率合成 ...
by
露水非海 | 发表时间 2015-12-07
|1142次查看
-
了解数字电路的隔离技术,对以后设计有很好的帮助,下面大家一起来看看。 ...
by
银火虫 | 发表时间 2016-04-12
|1103次查看
-
在高速数字电路设计过程中,工程师采取了各种措施来解决信号完整性问题,利用差分线传输高速数字信号的方法 ...
by
露水非海 | 发表时间 2016-03-18
|1101次查看
-
本文从高速数字电路中信号线的实际电气特性出发,建立电气特性模型,寻找影响信号完整性的主要原因及解决问 ...
by
露水非海 | 发表时间 2016-01-15
|1054次查看
-
在嵌入式系统硬件设计中,串扰是硬件工程师必须面对的问题。特别是在高速数字电路中,由于信号沿时间短、布 ...
by
露水非海 | 发表时间 2016-01-12
|990次查看
-
在高速数字电路设计中,不用仿真而只凭传统的设计方法或经验很难预测和保证信号完整性,仿真已成为高速信号 ...
by
娇 | 发表时间 2016-01-29
|955次查看
-
选用四层板不仅是电源和地的问题,高速数字电路对走线的阻抗有要求,二层板不好控制阻抗。33欧电阻一般 ...
by
Dabing | 发表时间 2015-01-30
|901次查看
-
保持路径最短最直接。这一点听起来简单寻常,但应在每个阶段,即便意味着要改动电路板布局以优化布线长度, ...
by
一帘幽梦飞 | 发表时间 2014-09-25
|851次查看
-
在高速数字电路系统中,电路数据传输线上阻抗如果不匹配会引起数据信号反射,造成过冲、下冲和振铃等信号畸 ...
by
岸边空间 | 发表时间 2021-03-20
|848次查看
-
在任何高速数字电路设计中,处理噪声和电磁干扰(EMI)都是一个必然的挑战。处理音视频和通信信号的数字 ...
by
一帘幽梦飞 | 发表时间 2014-10-15
|844次查看