-
某用户在用500MHz带宽的示波器对其开关电源输出5V信号的纹波进行测试时,发现纹波和噪声的峰峰值达到了900多mV(如下图所示),而其开关电源标称的纹波的峰峰值<20mv。...
-
您有没有想过Σ-Δ模数转换器(ADC)如何才能在不同带宽下获得如此高的分辨率?秘诀就在于数字滤波器。Σ-Δ ADC之所以与其他类型的...
-
本电路由VD5半波整流作为ICl⑧脚的直流高压电源,这样做的好处是可以降低ICl的功耗,ICl⑤脚输出的脉冲经VTl、VT2推...
-
现代集成技术提升了模块化直流/直流稳压器性能,上市时间、成本、尺寸限制、可靠性以及设计能力则是选择模块电源或传统控制器及外部元件设计的决定因素。每种方案都有其自身的优缺点。除非在设...
-
摘要在隔离 DC/DC 电源中经常会使用到带浮地功能的双通道驱动器 UCC27201。实际应用发现,某些场景中,其HO 引脚会在上电时刻产生误脉冲。该误脉冲导致系统有开机异常的风险...
-
1、电池充电失效
由于电池时常处于浅充浅放状态,造成电池容量不足或失效,须更换电池。充电电路Q2在给电池充电时,电流较大也易...
-
1. FPGA概述
FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发...
来自
FPGA|by
银火虫 |发表时间 2016-05-28
|0个回复
-
传统的光纤检测系统大都是基于MCU架构来实现的,虽然MCU系统或DSP处理器在数字信号处理方面功能强大,但难以完成大量实时数据的采集,因采样点少带来的测量误差会累积到测试结果。本设...
来自
FPGA|by
银火虫 |发表时间 2016-05-28
|0个回复
-
1引言
DDS同DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(DirectDigitalSynthesizer)的英文缩写。与传统的频率合成器...
来自
FPGA|by
银火虫 |发表时间 2016-06-07
|0个回复
-
本文是根据FPGA技术牛人历年来的经验所总结出来的关于FPGA开发基本流程及注意事项基本介绍,希望给初学者丁点帮助。众所周知,FPGA是可...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
1) QuartusII对代码进行时序仿真时出现Error: Can't continue timing simulation because delay annotation i...
来自
FPGA|by
银火虫 |发表时间 2016-06-23
|0个回复
-
FPGA、ASIC和ASSP
抛开FPGA不提,大家一定都很熟悉ASIC与ASSP。所谓ASIC,即专用集成电路(Application Specific Integrated ...
-
一.在quartus中新建工程后,点击工具栏里的Tools,在下拉菜单中选取Options,弹出对话框,在对话框里选择EDA Tool Options,然后在右侧的Modelsim...
-
系统级SSO的形成机制
带FPGA的PCB是一个复杂的系统,可将其分为包含有源电路的晶片部分、带有嵌入式无源器件的支撑走线的封装部分,和为FPGA与外部提供连接的电路板部分。在此...
-
quartus II 11与Modelsim 6.6d联合仿真时,每次一点仿真进入Modelsim 都提示"no design loaded",...
-
引 言
在图像处理系统中常需要对图像进行预处理。由于图像处理的数据量大,对于实时性要求高的系统,采用软件实现通常难以满足实时性的要求。Altera的QuartusⅡ作为一种可编程...
-
系统级SSO的形成机制
带FPGA的PCB是一个复杂的系统,可将其分为包含有源电路的晶片部分、带有嵌入式无源器件的支撑走线的封装部分,和为FPGA与外部提供连接的电路板部分。在此...
-
从大学时代第一次接触FPGA至今已有10多年的时间,至今记得当初第一次在EDA实验平台上完成数字秒表、抢答器、密码锁等实验时那个兴奋劲。当时由于没有接触到HDL硬件描述语言,设计都...
-
我们先谈一下FPGA基本知识:
1、硬件设计基本原则
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD...
-
关于阻塞:计算RHS并更新LHS,此时不能允许有来自任何其他Verilog语句的干扰。 所谓阻塞的概念是指在同一个always块中,其后面的赋值语句从概念上(即使不设定延迟)是在前...