-
&nbSp;一、总线:我们知道,一个电路总是由元器件通过电线连接而成的,在模拟电路中,连线并不成为一个问题,因为各器件间一般是串行关系,各器件之间的连线并不很多,但计算机电路却不一...
来自
FPGA|by
银火虫 |发表时间 2016-05-31
|0个回复
-
一个单片机应用系统的硬件电路设计包含两部分内容:一是系统扩展,即单片机内部的功能单元,如 ROM、RAM、I/O、定时器/计数器、中断系统等不能满足应用系统的要求时,必须在片外进行...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
任何电子器件的使用寿命均取决于其工作温度。在较高温度下器件会加快老化,使用寿命会缩短。但某些应用要求电子产品工作在器件最大额定工作结温下。以石油天然气产业为例来说明这个问题以及解决...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
这里我谈谈我的一些经验和大家分享,希望能对IC设计的新手有一定的帮助,能使得他们能少走一些弯路,欢迎讨论!
我相信“如果有梦想,就会实现!"
在IC工业中有许多不同...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
我们是否能够提供一款其功能可满足客户所有独特设计要求的DSP内核。有时候内核会太大,太小或者不够快。有时,我们会开发一款能确切满足客户需求的内核,并迅速以CORE Generato...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
&nbSp; &nbSp; &nbSp; 最近一直在弄一个绘图的上位机,我觉得自己建模思想还不错,但是面向对象思维总是晕的。突然有一天发现,两者居然有这么对共同之处,完全可以相互启...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
1.使用TDS3032B和THS710示波器,怎样将一次性随机出现的信号完整地捕捉并存储下来,然后重显分析?&nbSp;答:如 果测的所谓随机信号为一个单次信号,那么只要设置与该信...
来自
FPGA|by
银火虫 |发表时间 2016-06-04
|0个回复
-
仿人假手作为肢残患者重获人手功能的主要对象,具有重大的社会需求。理想的假手应具有人手的仿生特征,主要体现在假手构造、控制方式与环境感知3个方面,但由于其有限的体积和复杂的传感器系统...
来自
FPGA|by
银火虫 |发表时间 2016-06-06
|0个回复
-
1.基础问题
FPGA的基础就是数字电路和HDL语言,想学好FPGA的人,建议床头都有一本数字电路的书,不管是哪个版本的,这个是基础,多了解也有助于形成硬件设计的思想。 在语言方...
来自
FPGA|by
银火虫 |发表时间 2016-06-06
|0个回复
-
我的许多朋友都是经验丰富的嵌入式设计工程师,但他们都是微控制器(MCU)背景,因此对于FPGA是什么以及FPGA能做什么只有一个模糊的概念。如果问急了,他们会说“你可以...
来自
FPGA|by
银火虫 |发表时间 2016-06-07
|0个回复
-
1引言
DDS同DSP(数字信号处理)一样,是一项关键的数字化技术。DDS是直接数字式频率合成器(DirectDigitalSyntheSizer)的英文缩写。与传统的频率合成器...
来自
FPGA|by
银火虫 |发表时间 2016-06-07
|0个回复
-
&nbSp; &nbSp; &nbSp; 本文是根据FPGA技术牛人历年来的经验所总结出来的关于FPGA开发基本流程及注意事项基本介绍,希望给初学者丁点帮助。众所周知,FPGA是可...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
摘要:本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyelon eII系...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
1、状态机的问题,尽量不要写出太大的状态机,宁愿用一些小型的状态机来相互关联。
2、推荐大家使用timequeSt来做时序约束,好处是,它可能对你的时序约束和你的设计对照做分析,...
来自
FPGA|by
银火虫 |发表时间 2016-06-12
|0个回复
-
一个合格的FPGA工程师需要掌握哪些知识?这里根据自己的一些心得总结一下,其他朋友可以补充啊。 1.Verilog语言及其于硬件电路之间的关系。 2.器件结构(最好熟练掌握Sp...
来自
FPGA|by
银火虫 |发表时间 2016-06-12
|0个回复
-
从这个模块要实现的功能说起吧,如图1所示,实现的功能其实很简单的,就是一个频率计,只不过FPGA除了脉冲采集进行计数外,还要响应CPU的控制。Span>图1 功能模块Spa...
来自
FPGA|by
银火虫 |发表时间 2016-06-13
|0个回复
-
在芯片的研发环节,FPGA 验证是其中的重要的组成部分,如何有效的利用 FPGA 的资源,管脚分配也是必须考虑的一个重要问题。一般较好的方法是在综合过程中通过时序的一些约束让对应的...
来自
FPGA|by
银火虫 |发表时间 2016-06-17
|0个回复
-
FPGA/CPLD能做什么呢?
可以毫不夸张的讲,FPGA/CPLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74电路,都可以用FPGA/CPLD来实现。
FPGA...
来自
FPGA|by
银火虫 |发表时间 2016-06-17
|0个回复
-
现在的FPGA正变得越来越复杂,向引脚分配信号的任务曾经很简单,现在也变得相当繁复。下面这些用于向多用途引脚指配信号的指导方针有助于设计师根据最多到最少的约束信号指配原则提前考虑信...
来自
FPGA|by
银火虫 |发表时间 2016-06-17
|0个回复
-
0 引言
&nbSp; &nbSp; &nbSp; 在数字系统的设计中,FPGA+ARM&nbSp;的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复