从时钟输入端来改善ADC噪声
时间:05-14 11:26 阅读:2486次
*温馨提示:点击图片可以放大观看高清大图
简介:任何通过时钟电路进入ADC的噪声都能直接到达输出端。 ADC中此电路的噪声机制可认为是一个混频器。 当看到噪声时,以这种方式考虑输入就真正能洞察一切了。 通过时钟输入进入ADC的噪声频率将混入模拟输入信号,并出现在转换器输出端的FFT中。
关于时钟电路及其相关物理布局有几件事情要注意。 首先,为保持布线尽可能短,将时钟驱动器靠近ADC放置是个很好的做法。 时钟信号传递距离越小,拾取系统中存在的错误噪声的可能性就越小。 尽管多数ADC时钟是差分式,并且抗共模噪声,但无法完全抗干扰。 一种选择是增加一个带通滤波器,其中心频率是ADC的时钟频率,如下图所示。
图1.典型的ADC LVDS时钟电路(滤波器可选)。
该滤波器应靠近ADC放置,以消除系统中可能耦合到时钟信号上的噪声。 滤波器越靠近ADC越好,因为靠近时钟驱动器能使噪声经过滤波器后才耦合到时钟信号上,再进入ADC。
重要的不仅是关注时钟驱动器和ADC的布置和布线,而且考虑时钟驱动器本身也同样重要。 虽然利用良好的布局和布线技术,并可选滤波时钟信号有助于减少外部噪声源,但不要忘记考虑时钟源本身。 选择一个具有低相位噪声的时钟驱动器很重要。不过,您也可以根据喜好专注于抖动。