单片机  文章

总结电子基础知识、经验技巧、解决方法、方案设计等。分享你的文章经验,即有好礼相送哦!  点击分享单片机文章>>

  • SPI,是英语Serial Peripheral Interface的缩写,顾名思义就是串行外围设备接口。SPI,是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用四根线,节约了芯片的管...
    04-09 10:30by 期待 4691次查看
  • 基于FPGA的74HC595驱动数码管动态显示--Verilog实现.由FPGA控制74HC595驱动数码管其实主要是抓住74HC595的控制时序,进而输出所需控制显示的内容,由同步状态机实现.
    04-09 10:28by 期待 12251次查看
  • 在quartus中调用tcl脚本文件配置引脚优点很多,最主要的是可重复使用性强,可以很随意复制粘贴到另一个工程里面。但许久不玩FPGA,老是忘记这些基本步骤,所以写下这篇教程供自己查询和供他人参阅。
    04-09 10:24by 期待 4430次查看
  • 以前只是用JTAG口下载x.sof或x.jic文件进行FPGA程序调试,几乎很少用AS口烧录x.pof文件,今天由于别人做的板子JTAG口不能用,只能用AS口烧录程序到FLASH(EPCS)里进行调...
    04-09 10:21by 期待 1276次查看
  • 关于OV系列摄像头的初始化,最主要的还是SCCB协议的编写调试,其实也就是众所周知的IIC协议。下面介绍一下用得最多的SCCB协议2线工作模式。
    04-09 10:20by 期待 2053次查看
  • 三态门在数字电路上可以说是应用的非常广泛,特别是一些总线上的应用,因而,随着数字电路的发展,就避免不了用硬件描述语言在FPGA上来设计实现三态门。由于最近在玩摄像头,免不了的要写I2C协议,总线操作...
    04-09 10:19by 期待 3262次查看
  • FPGA驱动LCD1602,其实就是通过同步状态机模拟单片机驱动LCD1602,由并行模拟单步执行,状态过程就是先初始化LCD1602,然后写地址,最后写入显示数据。
    04-09 10:17by 期待 6364次查看
  • FPGA开发过程中,能够方便的观察模块中信号的时序变化对逻辑的开发有很重要的意义。在quartus中的signal tap 就是能够方便的抓取模块中的信号,这类似与ISE的chipscope,但是在...
    04-09 10:10by 期待 2151次查看
  • FPGA问题:quartusii提示current license file does support the EPM2 quartus的安装不同于ISE或是vivado的安装。在quartus的...
    04-09 10:08by 期待 1901次查看
  • 从老板让自己看有关FPGA的书到现在已经过去一个多月了,虽然中间断断续续有在做毕业设计什么的,但也一直在看杨老师推荐的夏雨闻老师的《Verilog 数字系统设计教程》。这本书里面都是在讲Verilo...
    04-09 10:03by 期待 1332次查看
  • 时钟和复位是FPGA中关键,下面是特权写的,复制以备找工作~~~
    04-09 08:58by 期待 1133次查看
  • 代码是特权同学的,我将其理解后加上了注释。去抖的原理和单片机是一样的,即通过延时来过滤掉按键抖动产生的毛刺信号。不同的是判断按键按下的条件不同,单片机通常是已知按键不按时IO口的电平(如高电平),当...
    04-08 15:10by 期待 1007次查看
  • de1-soc上FPGA和HPS可以通信,FPGA的外设可以由FPGA自己控制,而HPS也可以通过AXI bridge控制FPGA的外设。soc中如果让FPGA和HPS同时控制某一个输入或输出会不会...
    04-08 13:43by 期待 3515次查看
  • 本文主要介绍了一个自适应波束形成器的原理及其实现方法,结合当今最先进的可编程芯片,包括数字信号处理器(DSP),现场可编程逻辑门阵列(FPGA)实现了数字波束形成,适用于如3坐标雷达系统等复杂阵列信...
    04-08 10:04by Dabing 1200次查看
  • 随着数字融合的进一步发展,系统的设计和实现需要更大的灵活性,以解决将完全不同的标准和要求集成为同类产品时引发的诸多问题。本文介绍FPGA在视频处理中的应用,与ASSP和芯片组解决方案相比,FPGA可...
    04-07 09:34by Dabing 1025次查看
  • 本文主要讨论基于FPGA的直接数字频率合成技术设计。本系统在频率不高于100kHz时能产生精确的正弦波形,而且十分稳定。由于基准时钟为50MHz,且分辨率为16位,因此,该系统能产生的最低频率为50...
    04-07 09:22by Dabing 844次查看
  • 本文提出的FFT实现算法是基于FPGA之上的,算法完成对一个序列的FFT计算,完全由脉冲触发,外部只输入一脉冲头和输入数据,便可以得到该脉冲头作为起始标志的N点FFT输出结果。
    04-07 08:52by Dabing 1463次查看
  • 要知道,要把一件事情做好,不管是做哪们技术还是办什么手续,明白这个事情的流程非常关键,它决定了这件事情的顺利进行与否。同样,我们学习FPGA开发数字系统这个技术,先撇开使用这个技术的基础编程语言的具...
    04-03 09:31by 永不止步步 2807次查看

立即注册
畅学电子网,带你进入电子开发学习世界
专业电子工程技术学习交流社区,加入畅学一起充电加油吧!

x

畅学电子网订阅号