-
如果你在采用FPGA的电路板设计方面的经验很有限或根本没有,那么在新的项目中使用FPGA的前景就十分堪忧——特别是如果FPGA是一个有1000个引脚的大块头。继续阅读本文将有助于你的FPGA选型和设...
-
以Nand flash为存储介质的固态存储系统中,因为Nand flash的固有特性,在多次读写后,储存在flash中的数据将会变得不可靠。所以有必要开发一种能实现数据可靠传输的手段来提高flash...
-
SD存储卡接口定义了两种通信模式,SD模式和SPI模式。分析了SD传输协议后,给出了一种SD模式设备接口的设计方案。该设计能够自动解析主机发送的命令并响应,与Flash控制器相连后可以对Flash进...
-
Altera公司日前宣布在FPGA浮点DSP性能方面实现了重大突破。该公司首席DSP产品规划经理Michael Parker称,Altera是第一家能够在FPGA中集成硬核IEEE 754兼容浮点运...
06-10 09:33by
永不止步步 1700次查看
-
现代集成电路芯片中,随着设计规模的不断扩大。一个系统中往往含有数个时钟。多时钟带来的一个问题就是,如何设计异步时钟之间的接口电路。异步 FIFO(First In First Out)是解决这个问题...
-
在雷达信号处理中,为了对低速运动杂波进行有效的抑制,研究了一种杂波速度谱图的建立方法。
06-03 16:35by
永不止步步 6115次查看
-
为设计出与之相匹配的驱动电路以保证CCD输出高质量的图像,在对两种典型线阵CCD芯片性能分析的基础上,研究并设计出一种可配置的通用线阵CCD驱动电路芯片,为设计CCD驱动电路提供了一种新思路。
06-03 16:33by
永不止步步 2300次查看
-
本文结合硬件,利用SNMP Trap包来实现链路连通性监测以及故障告警。
06-03 16:28by
永不止步步 1754次查看
-
利用内部逻辑单元、乘法器、ROM、RAM等资源,经过正确的逻辑控制和可靠的时序设计,设计了一个能对激光陀螺信号进行高速、精确滤波的专用滤波器,并且更简便实现后续DSP或计算机对滤波数据的格式处理。
06-03 15:38by
永不止步步 2100次查看
-
介绍守时系统的重要作用及其发展现状,分析了守时系统发展过程中遇到的一些问题,设计了一个以GPS/北斗信号作为时标的守时系统。采用双恒温槽的恒温晶振MV180作为系统的输入时钟,使用单片机控制DAC7...
06-03 15:18by
永不止步步 3033次查看
-
研究了Perl在ESD保护电路中的应用。基于Perl语言的强大功能,在海量的数字电路仿真数据中准确地抓取需要的数据,并生成文件报表。同时为数字仿真电路的验证提供了一种全新、快速、准确的方式。
06-03 14:58by
永不止步步 1549次查看
-
研究了在直接序列扩频通信中基于FPGA的基带PN码(扩频码)的捕获跟踪技术。在PN码解调中,介绍了串并混合的捕获方案和基于迟早门的跟踪方案。以Quartus II作为平台采用Verilog HDL...
06-03 14:49by
永不止步步 2687次查看
-
为实现高清AVS熵编码硬件设计,通过对算法模块进行分析,将码表切换、码字计算和指数哥伦布编码设计成流水线并行处理单元。利用并行zig-zag扫描,加快了处理速度。同时采用组合逻辑实现码表查找,设计...
06-03 14:28by
永不止步步 2189次查看
-
05-30 10:55by
永不止步步 3143次查看
-
05-30 10:40by
永不止步步 3836次查看
-
05-30 10:35by
永不止步步 3894次查看
-
05-30 10:34by
永不止步步 4774次查看
-
05-30 10:04by
永不止步步 1138次查看