-
最近看了一些实时操作系统的源码,关于任务调度是实时操作系统的重要组成部分,但是何时发生调度,怎样才能发生调度却不是非常的清晰,书中一本而言所说的都是“如果有更高优先级任务就绪,就会发生调度”,这会让...
-
基于抽取滤波器的工作原理,本文采用XC2V1000实现了一个抽取率为2、具有线性相位的3阶FIR抽取滤波器,利用原理图和VHDL共同完成源文件设计。控制器定时向加法器、乘法器和累加器发送数据或 ...
04-15 09:33by
畅学e 1499次查看
-
看了Linaro提供的开源ARMv8 Linux内核源码,发现ARMv8异常处理与ARMv7及之前的架构有所不同,简单分析。
-
定时器在linux内核中主要是采用一个结构体实现的。但是需要注意定时器是一个只运行一次的对象,也就是当一个定时器结束以后,还需要重现添加定时器。但是可以采用mod_timer()函数动态的改变定时器...
-
总线设备驱动模型其实现主要是基于Kobject和sysfs等机制,对于驱动模型程序开发主要是理解三个元素:总线、设备、驱动的关系。三者之间因为一定的联系性实现对设备的控制。
-
Linux驱动程序刚接触,虽然不是很清楚,但是总归是慢慢学习的过程。我的环境是Fedora14虚拟机。内核版本是2.6.38.1,其中的实现过程存在很多的问题,主要是因为很多的内核函数发生了较大的差...
-
介绍Java认证:各类Cache机制的实现方法
04-13 15:13by
派大星 1285次查看
-
NC可用于数模混合仿真,即用verilog语言给画的电路图添加输入激励信号,然后查看输出信号,以验证电路是否正确。。
-
最近仿真一段很奇怪的代码,testbench中分别使用#和@,但是输出波形不一致。
-
单片机之DS18B20(用proteus)想用verilog驱动DS18B20。但是想到verilog调试比较困难,首先先用单片机来驱动看看。看看DS18B20是怎么驱动的。用proteus搭建软件...
-
介绍Java Swing多线程死锁问题解析
-
在开发新的嵌入式系统,并没有确保其一定成功的保证,有很多因素会影响到项目的成功或失败。这是笔者所看到的7大项目隐形杀手。你可以从这些细微的线索判断出你的项目是否正走在一条缓慢且迈向失败的发展之路上。...
04-11 13:41by
永不止步步 1431次查看
-
在cadence中,使用mos管和电阻构建了数字电路,但是要对这电路进行功能仿真,仿真的激励也比较复杂,不能使用简单的信号源产生,这个时候,就会考虑使用verilog,编写testbench来进行仿...
-
说起来,玩FPGA也有个把年头了,但每次都是在quartus II里调用modelsim进行仿真的,为图个省事,一直都在忍受它带来的无比巨慢的编译连接速度。如今,实在是忍受不了,便狠了狠心,学习了一...
-
介绍如何创建动态MSSQL中数据库
-
最近忙疯了,今天就写写GPRS/GSM硬件设计分析,这个曾经很火很神秘的设备----手机,也就是通常说的SIM300。
-
介绍Java Socket网络传输的序列化机制
04-11 11:15by
派大星 1187次查看
-
详解JSP开发环境的配置