基于FPGA的GPS+P码捕获处理器的设计与实现.pdf
时间:01-22 09:56
查看:634次
下载:162次
简介:
为了实现对P码的直接捕获,课题组提出了时频域相结合的捕获算法。该算法以P码序列良好的自相关性和互相关性为基础,对接收数据和本地伪码序列进行扩展和均值运算,这样可以扩展一次搜捕的范围,同时也会增加峰值位置的模糊度。最后要进行去除模糊度操作。对该算法进行深入研究后,根掘可用的硬件资源,对算法进行了改进,最终选择扩展段数和均值段数都为两段,FFT点数为1024,以此为基础设计与实现GPS P码捕获处理器。