以CPLD为逻辑控制核心实现了ADS8323与高速FIFO的接口电路,该电路具有可靠性高、通用性强、易于移植等特点。在设计过程中,以QuartusII作为开发环境,采用图形输入和Verilog HDL语言输入相结合的方式,简化了开发流程。
cpld 9
cpld 10
cpld 3
cpld 8
cpld 7
cpld 6
cpld 5
cpld 4
x