倍频后的时钟作为采样时钟提供给模数转换器(ADC),倍频带来的时钟抖动会限制输出信噪比的提高。为了尽可能降低时钟抖动,可以采用专用时钟合成器实现倍频。CDCE906是一款高稳定性的时钟合成芯片,时钟抖动较低。本文提出了CDCE906倍频在某雷达信号处理机中的软硬件实现,并对倍频后时钟进行分析,实验结果证明其性能优于普通FPGA。
微机原理及应用1柳秀梅第3章 汇编语言程序设计20
南京邮电大学《810微机原理及应用》考研考试 视频1
吉林大学《计算机接口技术》23 第六章 模拟通道及其接口
吉林大学《计算机接口技术》29 第六章 模拟通道及其接口7
吉林大学《计算机接口技术》25 第六章 模拟通道及其接口3
吉林大学《计算机接口技术》30 第六章 模拟通道及其接口7
吉林大学《计算机接口技术》28 第六章 模拟通道及其接口6
吉林大学《计算机接口技术》31 第七章 外部设备及其接口
Cocktail
x