基于逻辑设计的高速CRC并行算法研究及其FPGA实现.pdf
时间:12-15 14:02
查看:648次
下载:163次
简介:
环冗余校验码作为一种检出概率高并且易于实现的检错码,被广泛应用于通信及测控领域。本文首先简要介绍了循环冗余校验的基本原理,然后从CRC串行实现的电路结构出发,通过严密的理论推导,得出了基于逻辑设计的高速CRC并行吏现递推公式,可适用于并行处理位宽小于等于生成多项式阶数和大于生成多项式阶数条件下的并行帧校验应用。最后分别设计了这2种条件下的硬件实现电路,电路的综台结果表明,该方法具有更步的资源占用量和更高的工作频率。