选用M+12 Timing 0ncore Receiver GPS模块、CvcloneⅡ系列EP2C8现场可编程逻辑门阵列(FPGA)、10MHz高精度恒温晶振等设计硬件电路,实现GPs时钟在失步情况下精确对时。
基于GPS和GPRS的协调式智能交通信号控制系统设计
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
Lesson31:时序分析基础—专辑:《quartus 教学视频》
FPGA/集成电路 笔试面试题09090001
FPGA/集成电路 笔试面试题09090003_0
Lesson32:如何使用TimeQuest—专辑:《quartus 教学视频》
Cocktail
x