本文设计了一种基于DSP和FPGA的双通道通用数据采集系统,每个通道的采样率为10MSps,采样精度为14b。设计中采用了FPGA实现2个异步FIFO作为模数转换器AD9240和数字信号处理器TMS320C6416的缓存器,并且FPGA内部可方便地实现各种逻辑电路与外围进行通信。
Lesson25:SF-EP1C开发板实验4—基于FIFO的串口发送机设计—《深入浅出玩转FPGA》
第十讲 FPGA设计常用IP核-锁相环
点拨FPGA之入门大串讲之一学习误区
第1讲:FPGA系统设计基础--华清远见fpga培训视频教程
第5讲:Verilog HDL语法二:任务与函数--华清远见
第2讲:从零开始设计FPGA最小系统一核心电路
《基于VHDL的FPGA与NIOS II实例精炼》第三章
第9讲:FPGA系统设计技巧-乒乓操作--华清远见
x