-
本文结合之前的内容,然后实打实的做一个约束实例,通过本实例读者应该会实用timequest去分析 ...
by
lotuse | 发表时间 2016-12-10
|1454次查看
-
前两篇文章验证公式正确性关于时序的建立余量和保持余量的计算。结合实际情况,验证公式的运算正确性。结合 ...
by
lotuse | 发表时间 2016-12-10
|1446次查看
-
这个实例我们来看看如何对设计进行时序优化。 ...
by
永不止步步 | 发表时间 2015-06-11
|1348次查看
-
本文对常用高速器件的互连时序建立模型,并给出一般性的时序分析公式。为体现具体问题具体分析的原则,避免 ...
by
露水非海 | 发表时间 2016-03-21
|1304次查看
-
本文归纳了在I2C总线通信的过程中,参与通信的双方互相之间所传输的信息种类 ...
by
郭秀斌 | 发表时间 2014-05-20
|1254次查看
-
任何学FPGA的人都跑不掉的一个问题就是进行静态时序分析。静态时序分析的公式,老实说很晦涩,而且总能 ...
by
永不止步步 | 发表时间 2015-06-16
|1244次查看
-
详细讨论了在高速PCB设计中最常见的公共时钟同步和源同步电路的时序分析方法,并结合宽带网交换机设计实 ...
by
露水非海 | 发表时间 2016-03-18
|1232次查看
-
本文今天带大家学习一下 从静态时序分析到SDRAM时序收敛的时序。 ...
by
露水非海 | 发表时间 2016-05-18
|1200次查看
-
1.设计输入 2.代码调试 3.前仿真 4.综合 5.布局和布线 6.后仿真 7.时序分析 8.验证 ...
by
lotuse | 发表时间 2016-08-15
|1181次查看
-
本文主要对单片机通信时序进行了分析,希望对你的学习有所帮助。 ...
by
晓晓nn | 发表时间 2017-06-10
|1174次查看
-
目前用户最需要是一个时序分析和SI结合一体工具,而且界面要优化,设置要简单,同时需要包括Design ...
by
凯瑞 | 发表时间 2015-04-18
|1158次查看
-
1. 数据准备 2.. 布局规划 3. Placement - 自动放置标准单元 4. 时钟 ...
by
lotuse | 发表时间 2016-08-15
|1124次查看
-
本文首先介绍了FIR滤波器和脉动阵列的原理,然后设计了脉动阵列结构的FIR滤波器,画出电路的结构框图 ...
by
畅学e | 发表时间 2015-05-05
|1123次查看
-
上次分析了建立时间,现在来分析下保持时间。
保持时间:指在时钟上升沿到来之后,输入数据需要稳定的时 ...
by
期待 | 发表时间 2015-04-11
|1099次查看
-
高速电路设计领域,关于布线有一种几乎是公理的认识,即“等长”走线,认为走线只要等长就一定满足时序需求 ...
by
lihong | 发表时间 2015-11-24
|1057次查看
-
下面我们再来对时序分析的一些最基本概念及其相互关系进行探讨,即时钟和建立时间、保持时间的关系。 ...
by
齐欣 | 发表时间 2015-08-06
|1026次查看
-
本文在简要介绍寄生参数提取工具Star-RCXT和静态时序分析工具PrimeTime的基础上,对已通 ...
by
露水非海 | 发表时间 2015-12-24
|995次查看
-
本文讲述数字电路(fpga/asic)设计入门之静态时序分析,接下来咱们一起来学习一下。 ...
by
银火虫 | 发表时间 2016-04-12
|992次查看
-
本文以时序分析为出发点,简要介绍了一种液晶显示器与51系列单片机的普通型和改进型两种接口方法,并给出 ...
by
Dabing | 发表时间 2015-02-25
|882次查看
-
(单片机基础知识之单片机时序)DJNZ R6,D2这句话会被执行62500次,但是执行这么多次需要多 ...
by
畅学电子 | 发表时间 2014-05-29
|868次查看