-
CPLD是PLD的家族成员之一,它比一般的PLD具有更高的集成度、良好的工作可靠性和稳定性。用CPL ...
by
Me|上传于 2016-01-04
|162次下载
-
是的重要组成部分, 利用来设计数字频率计极大地减少了设计电路的时间和能发生的错误, 降低开发成本。本 ...
by
王者风范|上传于 2015-12-29
|162次下载
-
运用VHDL语言,采用TOPTODE的方法,实现了8位十进制数字频率计源文件的设计与仿真。本数字频率 ...
by
Me|上传于 2015-12-29
|162次下载
-
将信号的正负变化次数计数,并且计数时间控制为1S即为频率计,本设计将定时器(定时为1S),计数器、显 ...
-
频率是指周期性信号在单位时间(1s)内变化的次数,测量频率的仪器叫频率计。这讲的实验主要介绍怎样用A ...
by
王者风范|上传于 2015-11-25
|162次下载
-
本文给大家介绍了一个用AT89C51制作八位数字频率计源代码。 ...
by
小尚|上传于 2015-11-20
|162次下载
-
共8章,很全面包括altera和xilinx,两个公司的FPGA和相关软件都涉及到,软件操作,语法点 ...
by
期待|上传于 2015-09-12
|162次下载
-
本文主要介绍的是数字频率计的安装步骤以及其调试方法。
...
by
微笑眼泪|上传于 2015-08-17
|162次下载
-
本文主要介绍了数字频率计的设计原理、开发环境、设计步骤、设计框架,以及应用VHDL语言对系统的实现方 ...
by
微笑眼泪|上传于 2015-08-15
|162次下载
-
本设计采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。实 ...
by
微笑眼泪|上传于 2015-08-15
|162次下载
-
本文基于FPGA的等精度测频原理,给出了通过FPGA来设计等精度频率计的具体方法。并在此基础上增加了 ...
-
本设计是基于FPGA的一个简易数字频率计,利用Verilog硬件描述语言设计实现了频率计内部功能模块 ...
-
所谓“频率”,就是周期性信号在单位时间(1秒)内变化的次数。若在一定的时间间 ...
-
设计一种以单片机AT89C51为核心的数字频率计,介绍了单片机、数字译码和显示单元的组 ...
-
数字电路EDA入门-VHDL程序实例集第一章 VHDL设计基础第一节 VHDL设计入门实例1-1 行 ...
by
期待|上传于 2015-05-08
|162次下载
-
本文介绍的是简易数字频率计的c程序设计
...
by
hcay|上传于 2014-12-23
|162次下载
-
提出一种基于单片机AT89S52控制的数字频率计的设计新方法。该方法将待测频率信号经过整形放大后输入 ...
by
永不止步步|上传于 2014-12-02
|162次下载
-
根据等精度测频原理,剃用单片机与FPGA结合设计等精度数字频率计.待测频率信号经过整形放大后输入到F ...
by
hcay|上传于 2014-11-21
|162次下载
-
随着电子信息产业的不断发展,信号频率的测量在科技研究和实际应用中的作用日益重要。传统的频率计通常是用 ...
by
hcay|上传于 2014-11-05
|162次下载
-
数字频率计是一种基本的测量仪器。它被广泛应用与航天、电子、测控等领域。采用等精度频率测量方法具有测量 ...
by
hcay|上传于 2014-10-30
|162次下载