-
在一块新的PCB上,测试系统能否正常运行的时候,发现系统上电后没有正常启动。 系统框图如下: 在上电的时刻,CPU A(GPIO电平2.6V)会向串...
-
作为一名硬件工程师,尤其是小公司的硬件工程师,需要做的工作将会涉及整个项目的各个方面。我们的根本目的是:把自己设计的硬件系统,以最稳定、简易的效果应用在项目产品中。希望我们国家的科...
-
【转】capture CIS与Allegro交互布局 ————作者:吴川斌1. 打开原题图,Options->P...
-
在绘制原理图和PCB的时候,因为经常变动所以我们会需要常常进行文件保存工作,如果手动保存,可能我们在绘制原理图或PCB文件过于认真忘记保存,或者还没保存就出现电脑当机的现象,导致我...
-
根据实际项目和操作中的应用,cadence的allegro的一些经验和大家分享下:
1.导出颜色设置文件
通用的板层叠加模型可以设置通用的文件来简化设计流程,叠层设计,颜色...
-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
-
对于电子工程师来讲,尤其是硬件工程师,必须能够看懂并且认真分析每个元器件的spec,这对于设计电路系统来说至关重要。对于画封装来说,对于芯片外围尺寸的分析,定位布局好硬件设计板的关...
-
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
...
-
Orcade原理图导入到allegro PCB后,画好边框就可以通过quickplace 将元件放到边框的四周了。这个比较easy,但是place的元件比较杂乱无章,后面PCB布局...
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
TOP 顶层 PCB设计走线和放元器件
BOTTOM 底层 PCB设计走线和放元器件
LAYER- 3至LAYER-120 普通层 可以PCB设计走线,但不可放元器件。不需要那...
-
Package Geomerty 封装的几何尺寸 Assembly 装配层 表示元器件的实体大小,贴片机焊接时候才用得到
Pastemask 钢网层 是正显层 有表示有 无表...
-
PCB走线时与元器件相连的线为什么是绿色的?而且下面的细线还不消失!
-
由于电感不好固定,我准备画一个长24cm宽1cm的PCB板,但是ad黑底限制为15cm,怎样修改这个限制,在线等
-
Cadence Allegro PCB 铺铜(覆铜)Shape呈格点状填充而不是完整全铜显示问题–Allegro技巧
Cadence Allegro P...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
-
现在设计PCB板电路的软件很多,如
-
电源电路是一个电子产品的重要组成部分,电源电路设计的好坏,直接牵连产品性能的好坏。我们电子产品的电源电路主要有线性电源和高频开关电源。从理论上讲,线性电源是用户需要...
-
在PCB设计中,布线是完成产品设计的重要步骤,PCB走线的好坏直接影响整个系统的性能,布线在高速PCB设计中是至关重要的。布线的设计过程限定高,技巧细、...