-
本文续PCB设计常见问题104个解答(三) 变化的信号(例如阶跃信号)沿传输线由A到B传播,传输线C-D上会产生耦合信号,变化的信号一旦结束也就是信号恢复到稳定的直...
-
作为一名硬件工程师,尤其是小公司的硬件工程师,需要做的工作将会涉及整个项目的各个方面。我们的根本目的是:把自己设计的硬件系统,以最稳定、简易的效果应用在项目产品中。希望我们国家的科...
-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
-
-
Orcade原理图导入到allegro PCB后,画好边框就可以通过quickplace 将元件放到边框的四周了。这个比较easy,但是place的元件比较杂乱无章,后面PCB布局...
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
-
Cadence Allegro 如何关闭铺铜(覆铜)shape的显示和设置shape显示模式–allegro小技巧
Cadence Allegro 画完...
-
Cadence Allegro 网表成功导入,准备布局布线,把器件的飞线打开,预估一下器件间的网络连接关系,却发现很凌乱有木有,电源、地网络鼠线显示的一堆,非常碍眼。
其实电...
-
1)IPC-ESD-2020: 静电放电控制程序开发的联合标准。包括静电放电控制程序所必须的设计、建立、实现和维护。根据某些军事组织和商业组织的历史经验,为静电放电敏感时期进行处理...
-
关于出现 Protel 99 SE 'Format '%x' invalid or incompatible with argument' 的分析。
之前在笔记本上从来没出现过这...
-
许多软硬结合板已经用一般软板材料进行堆叠,包含压克力结合片、涂装黏着剂等。这些软板时常是以聚醯亚胺为基材,但是其它介电质如:FEP铁氟龙、Aramid ...
-
有时候在不增加PCB走线宽度的情况下提高走线通过的电流,通常是在PCB走线上镀锡(或叫上锡),下面以Protel DXP2004为例讲一下如何对需要上锡的走线处理。
...
-
1、电镀金的一般流程:
2、喷锡的一般流程:
3、FPC的一般流程:...
-
演进史:
全球运涛中心,订单后生产,快速出货的年代:当PCB出货前,使用测试机加上标准
测试资料测试时,发现PCB有固定点OPEN,SHORT问题时,生产线已经生产几千...
-
一、前言:
所谓的交互是这样的,在原理图里点击某个元件,在pcb图中就相应的被选中,这样在元器件刚导进pcb中布局放置元器件的时候可以为我们提供很大的方便。
二、前提:
pc...
-
PCB各层介绍和AltiumDesigner画PCB时的规则设置
好久没画过板了,最近因为毕设,硬件软件全部得自己来,不得不重新打开闲置很久的AltiumDesig...
-
网上找了一个延时函数源码,想分析
生成的原理图是这样的
有没有办法生成具体与或非门电路连接的原理图,如果不能,该如何...
-
1. 注意导通电压
在设计一款DSP的板子时,内核需要使用到1.26V的电压,设计电路时想,为了方便确定1.26V供电是否正确,在1.26V处接了个LED电源指示灯。