-
在绘制原理图和PCB的时候,因为经常变动所以我们会需要常常进行文件保存工作,如果手动保存,可能我们在绘制原理图或PCB文件过于认真忘记保存,或者还没保存就出现电脑当机的现象,导致我...
-
根据实际项目和操作中的应用,cadence的allegro的一些经验和大家分享下:
1.导出颜色设置文件
通用的板层叠加模型可以设置通用的文件来简化设计流程,叠层设计,颜色...
-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
-
PADS画图,经常会遇到这样的需求,把一块PCB板的部分电路复制到另外一块板上去,通常有以下几种方法:
1.两边都点击ECO之后,再像复制WORD中的...
-
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
...
-
高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分:
普通SI问题:即反射、串扰、过冲、下冲、单调性等;...
-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中...
-
altium designer另存为protel99se格式时候,覆铜消失了怎么解决?
因为Protel99不支持实心覆铜,而AD支持,如果需要转换,那么你需要在AD里覆铜时选择...
-
-
Orcade原理图导入到allegro PCB后,画好边框就可以通过quicKplace 将元件放到边框的四周了。这个比较easy,但是place的元件比较杂乱无章,后面PCB布局...
-
元件的间距不够,导致元件之间边缘有重叠的部分。所以会变绿 如果你自己觉得在摆放元件是,元件之间的间距足够的话, 可以在电气规则里将元件之间的间距值修改小一些就OK了。
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
问题1:什么是零件封装,它和零件有什么区别?答:
(1)零件封装是指实际零件焊接到电路板时所指示的外观和焊点位置。
...
-
TOP 顶层 PCB设计走线和放元器件
BOTTOM 底层 PCB设计走线和放元器件
LAYER- 3至LAYER-120 普通层 可以PCB设计走线,但不可放元器件。不需要那...
-
原因说明: PCB的封装没有加载进去
解决办法:
1. 我首先先自己画好了封装,放在我的文件夹里面
2.进入这里
&n...
-
PacKage Geomerty 封装的几何尺寸 Assembly 装配层 表示元器件的实体大小,贴片机焊接时候才用得到
PastemasK 钢网层 是正显层 有表示有 无表...
-
原理图原理图生成PCB时老出错,改了好久改不对,求大神指点,
-
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...