-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它...
-
正片:自动生成热风,线宽为设定的最小线宽规则,移动元件需要更新覆铜优点:由于自动连接和避让,不易出错,有较全的DRC检查;缺点:避让和热风设置不灵活。<...
-
很多朋友在工作过程中经常会碰到各种不同格式的PCB设计文件,本人总结了下文件后缀对应的格式,希望对大家能有帮助.
1).pcb。最常见的后缀,很多PCB设计文件都是这一后缀,其中...
-
模拟信号尤其是类似0~数十MHz video信号宽带电路时,电路图上详细标示信号的流动路径与组件位置非常重要。图1 是电流复归型video 用OP 增幅器HA-5020 构成的影像...
-
在PCB抄板、PCB设计等过程中,由于不同软件平台之间的数据或文件格式不同,常常需要借助其他的工具进行平台或文件格式的转换,本文我们将为大家介绍从PROTEL到ALLEGRO的转换...
-
PCB设计中层叠结构的设计建议:
1、PCB叠层方式推荐为Foil叠法
2、尽可能减少PP片和CORE型号及种类在同一层叠中的使用(每层介质不超过3张PP叠层)
3、两层之间...
-
印刷电路板回流焊机贴过程中,需要元件具体的位置信息,Allegro导出位置坐标的方法 :
一、打开BRD文件
二、File->Export->Placement :...
-
Allegro的菜单并不是固定不变的,用户可以自己添加、删除命令或者是更换顺序。
在D:\Cadence\SPB_16.5\share\pcb\text\cuimenus 目录下...
-
吸取了上次制板的经验教训,新版本的DM8168又出炉了。。。
第一层:电源、DM8168、DDR3、FPGA、CPLD、Nandflash、USB、以太网、SATA、JTAG等。...
-
DM8168新板在没有做PCI接口的情况下,可以把PCI模块注释,直接尝试:
make CROSS_COMPILE=arm-none-linux-gnueabi- ARCH=ar...
-
版本:Cadence SPB16.5
Design Entry CIS 中的 ORCAD Capture CIS 一直都能正常使用
但是有一次打开,卡住进不了主界面...
-
使用Allegro时修改shape的网络节点方法:
①选择shape->Select Shape or Void/Cavity
②选择要修改的shape
③点击(....
-
使用Allegro时需要批量复制net属性是GND或是其它属性的Via:
批量选中Via后点击Copy或'Shift+F5'
然后完成复制,如图:
复制完,我们可能发现,...
-
以前一直用protel很多年,也没觉得那里不好。但因工作原因,接触越来越多画图软件,自然就有了对比。下面是些心得,希望对象我一样的“懒人”有用,以下属个人观...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,...
-
1、阻抗匹配
阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号...
-
第一次由已绘制好的原理图来进行PCB绘制,低水平、经验的总结,不够供TA人参考。
需求:原理图已经绘制,并已经导入PCB(A.PCB)内,线已经布了一部分。需要从新...
-
制作PCB板并非简单的按流程来做完板子,钻个孔打上元器件就好了。PCB的制作并不难,难的在于制作完成后的故障排查。无论是个人爱...
-
电子设备的灵敏度越来越高,这要求设备的抗干扰能力也越来越强,因此PCB设计也变得更加困难,如何提高PCB的抗干扰能力成为众多工...
-
智能制造是一种由智能机器和人类专家共同组成的人机一体化智能系统,它在制造过程中能进行智能活动,诸如分析、推理、判断、构思和决策...