1. 如果是人工焊接,要养成好的习惯,首先,焊接前要目视检查一遍PCB板,并用万用表检查关键电路(特别是电源与地)是否短路;
第一:前期准备。这包括准备元件库和原理图。“工欲善其事,必先利其器”,要做出一块好的板子,除了要设计好原理之外,还要画得好。在进行PCB设计之前,首先要准备...
1.AD 中新建CAM文件(File-New-CAM Document)
2.将gerber文件导入(File-Improt-Gerber)
3.导入NC Drill文件(Fi...
根据实际项目和操作中的应用,cadence的allegro的一些经验和大家分享下:
1.导出颜色设置文件
通用的板层叠加模型可以设置通用的文件来简化设计流程,叠层设计,颜色...
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
...
高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分:
普通SI问题:即反射、串扰、过冲、下冲、单调性等;...
1.PCB原理图常见错误:
(1)ERC报告管脚没有接入信号:
a. 创建封装时给管脚定义了I/O属性;
b.创建元件或放置元...
问题1:什么是零件封装,它和零件有什么区别?答:
(1)零件封装是指实际零件焊接到电路板时所指示的外观和焊点位置。
...
DXP在铺地时为何显示与所有网络线相连?
布板中如果铺地显示与所有网络线相连,
其原因是
1检查原理图 有时将地网络设置错误
TOP 顶层 PCB设计走线和放元器件
BOTTOM 底层 PCB设计走线和放元器件
LAYER- 3至LAYER-120 普通层 可以PCB设计走线,但不可放元器件。不需要那...
Package Geomerty 封装的几何尺寸 Assembly 装配层 表示元器件的实体大小,贴片机焊接时候才用得到
PaSTemask 钢网层 是正显层 有表示有 无表...
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
Cadence Allegro 网表成功导入,准备布局布线,把器件的飞线打开,预估一下器件间的网络连接关系,却发现很凌乱有木有,电源、地网络鼠线显示的一堆,非常碍眼。
其实电...
高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏...
当PCB设计通过了最后一轮审核,也得到了所有需要的人的批准,你可能觉得终于大功告成了。但事实上,事情还没没有结束,一个优秀的设计到成为一个产品之前还有最后一步,即使你已经准备好了所...
很多人都觉得pcblayout的工作是很枯燥无聊的,每天对着板子成千上万条走线,...