-
原理:显像即是将已经暴过光的带干膜的板材,经过显影液(7.9g/L的碳酸钠溶液)的处理,将未受UV光照射的干膜洗去而保留受到UV光照射发生聚合反应的干膜使线路基 本...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线...
-
什么时候需要进行信号完整性分析?这个问题可能很多人都有疑问。
回答这个问题其实很简单,只需要观察几个现象:您在做PCB的时候是否有调不通的情况?是不是需要反复试验很多电阻电容的值...
-
射频电路板设计由于在理论上还有很多不确定性,因此常被形容为一种“黑色艺术”,但这个观点只有部分正确,RF电路板设计也有许多可以遵循的准则和不应该被忽视的法则...
-
电路板的叠层安排是对PCB的整个系统设计的基础。叠层设计如有缺陷,将最终影响到整机的EMC性能。总的来说叠层设计主要要遵从两个规矩:
1. 每个走线层都必须有一个邻近的参考层(电...
-
传输线效应普遍存在于有缺陷高速电路PCB中,其含义为高频电磁波在导电介质中传输时发生的信号发射、干涉、振铃效应、天线效应、衰减、叠加等信号畸变的现象。解决传输线效应的一个有效方法是...
-
解决EMI问题的办法很多,现代的EMI抑制方法包括:利用EMI抑制涂层、选用合适的EMI抑制零配件和EMI仿真设计等。本文从最...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,...
-
在PCB厂制作中,是否可以允许补线?可以遵循的规范为何?如多长、多宽的线不可以补?一张板子可以允许补多少条?...
-
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。PCB布线有单面布线、 双面布线...
-
第一篇 UCOS介绍
我们使用的平台是PC机
第一篇 UCOS介绍
这个大家都知道。呵呵。考虑到咱们学习的完整性还是在这里唠叨一下。让大家...
-
带符号整数的除法与余数——陈硕。
最近研究整数到字符串的转换,读到了 Matthew Wilson 的《Efficient Integer ...
-
1:任务有切换,但切换到某个任务,总是出现hardfault错误?【现象:给出错的任务换一个大小一样但名字不一样的堆栈就可以,使用原来名字的堆栈就是出错】
解决:
1:查看ha...
-
学习485总线时,遇到延时问题,困扰很久。通过学习知道了485半双工收发时必须延时,以保证系统的稳定性、可靠性。好多资料都介绍了485 防静电、抗干扰电路。惟独没提 每一帧收发停止...
-
技巧1——用已知值填充ROM
软件开发人员往往都是非常乐观的一群人,只要让他们的代码忠实地长时间地运...
-
这段时间去面试了几家公司,发现比较大的公司相对于重视基础问题。这里边又有几个问题特别的突出。他们是:同步时钟设计、亚稳态、异步FIFO。可以说,这些个问题要是弄清楚了,就至少满足了...
-
问:从WORD文件中拷贝出来的符号,为什么不能够在PROTEL中正常显示复:请问你是在SCH环境,还是在PCB环境,在PCB环境是有一些特殊字符不能显示,因为那时保留字。
问:n...
-
摘要: 探讨使用PROTEL 设计软件实现高速电路印制电路板设计的过程中,需要注意的一些布局与布线方面的相关原则问题,提供一些实用的、经过验证的高速电路布局、布线技术,提高了高速电...
-
能够应用和生产,继而成为一个正式的有效的产品才是PCB layout最终目的,layout的工作才算告一个段落。那么在layout的时候,应该注意哪些常规的要点,才能使自己画的文件...
-
首先,第一点就是时钟信号,复位,100M以上的信号及一些关键的信号不能跨分割,至少有一个完整的品面,优先GND平面,原因是为了保证信号的完整性。
&n...