-
单片机程序设计中,设置一个好的时钟中断,将能使一个CPU发挥两个CPU的功效,大大方便和简化程序的编制,提高系统的效率与可操作性。我们可以...
-
1.如果汇编软件出现** Unrecongnized Command **提示字样说明是汇编命令输入错误。正确的汇编命令是asm51 d:\001.txt 注意asm51后面要加空...
-
随着微电子技术和超大规模集成电路技术的发展,单片微型计算机以其体积小、性价比高、功能强、可靠性高等独有的特点,在各个领域(如工业控制、家电产...
-
1.不要看到别人的回复第一句话就说:给个代码吧!你应该想想为什么。当你自己想 出来再参考别人的提示,你就知道自己和别人思路的差异。2.别小家子气,买本书几十块都舍不得...
-
本人初学CC2430,虽然不是初学单片机,也不是初次河蟹IDE,更不是初次使用flash programmer。但是在使用的过程中还是遇到了非常多的问题,虽然是一个小问题,但是还是...
-
最近要做MSP430上的开发,一上手就要做IO模拟UART这种难度的玩意,幸好网上已经有很多现成的MSP430的软串口实现例子,本文代码大部分参考的《MSP430的Timer_A实...
-
之前已经对MSP430F4250的SD16_A进行了入门级的了解和设置,但由于项目有要求:
AD——模拟信号频率范围100~20kHz,采样率40kHz,...
-
一、 开题报告的含义与作用 开题报告,就是当课题方向确定之后,课题负责人在调查研究的基础...
来自
毕业设计|by
期待 |发表时间 2015-09-17
|0个回复
-
题外话:
总感觉“年轻人”在字面上不准确,本人更喜欢用“年青人”
同时又感觉“青年人”的现实处境很诡异,...
-
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
-
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx ISE中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
-
目前市场上FPGA型号种类越来越多,价格也相差很大,一个项目选择的FPGA是不是合适,不仅影响到项目成本,甚至有时候可以决定项目的成败。那么如何在项目初期进行FPGA选择呢?我们需...
-
这段时间去面试了几家公司,发现比较大的公司相对于重视基础问题。这里边又有几个问题特别的突出。他们是:同步时钟设计、亚稳态、异步FIFO。可以说,这些个问题要是弄清楚了,就至少满足了...
-
初学者在PCB绘图时边布线边逐条对照以上基本原则,布线完成后再用此规则检查一遍。久之,必有效果。古人云:履,坚冰至。天下之事,天才者毕竟居少,惟有持之以恒,方见成效。一...
-
LED开关电源的研发速度在最近几年中有了明显的技术飞跃,新产品更新换代的速度也加快了许多。作为最后一个设计环节,PCB的设计也显得尤为重要,因为一旦在这一环节出现问题,那么很可能会...
-
多层板布线:
高频电路往往集成度较高,布线密度大,采用多层板既是布线所必须,也是降低干扰的有效手段。在PCBLayout阶段,合理的选择一定层数的印制板尺寸,能充分利用中间层...
-
做了这么多放大器,说下心得了,是多年实践出来的。后级放大器噪音的噪音引入,在电路设计合理的情况下,主要是电源和LAYOUT,把好这两关就基本问题不大,但前级的放大器,也就是前置,就...
-
先来简要了解模电和数电的区别: 很多刚进入电子行业,自动化行业的人士对模似电子电路和数...
-
如今,模拟电压比较器在测量与控制等电路中已经有着广泛的应用,其中被测的输入电压信号大都是经过传感器转变而来的现实模拟信号,而输出则只有两种可能:高电平或者低电平。
对于模拟电压比...
-
基于晶振等效电路的结论设计晶振电路。
1 晶振的等效电气特性
(1) 概念
[1] 晶片,石英晶体或晶体、晶振、石英晶体谐振器
从一块石英晶体上按一定方位角切下...