-
C8051F的每个I/O口引脚都可以被配置为推挽或漏极开路输出。同时引入了数字交叉开关,允许将内部数字系统资源映射到P0、P1、P2和P3 的端口引脚。通过设置交叉开关寄存器可将片...
-
图1是一个跨时钟域的异步通信实例,发送域和接收域的时钟分别是clk_a和clk_b。这两个时钟频率不同,并且存在一定的相位差。对于接收时钟域而言,来自发送时钟域的信号data_a2...
-
MSP430根据型号的不同最多可以选择使用3个振荡器。我们可以根据需要选择合适的振荡频率,并可以在不需要时随时关闭振荡器,以节省功耗。这3个振荡器分别为: ...
-
节约成本
现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K吧。点评:市场上不存在5K的阻值,最接近的是 4.99K(精度1%),其次是5.1K(精度...
-
集成运放的参数较多,其中主要参数分为直流指标和交流指标,外加所有芯片都有极限参数。本文以NE5532为例,分别对各指标作简单解释。下面内容除了图片从NE5532数据手册上截取,其它...
-
AD5429/AD5439/AD5449分别是CMOS、8/10/12位、双通道、电流输出的数模转换器(DAC)。这些芯片均采用2.5 V至5.5 V电源供电,因此适合电池等低功耗...
-
AD5429/AD5439/AD5449分别是CMOS、8/10/12位、双通道、电流输出的数模转换器(DAC)。这些芯片均采用2.5 V至5.5 V电源供电,因此适合电池等低功耗...
-
每个人都知道运放应该使用靠近运放供电管脚的退耦电容,对吗?但为什么要使用这个退耦电容呢?举个例子,如果没有合适的退耦,运放会更...
-
运放的主要参数
本节以《中国集成电路大全》集成运算放大器为主要参考...
-
电子专业主要是考察数电模电和单片机,如果你是搞通讯设备,信号与系统和数字信号处理也要准备,以下是我搜集的一些试题和部分答案,希望对大家有帮助!
1、 基尔霍夫定理的内容是什么?(...
-
汉王笔试 下面是一些基本的数字电路知识问题,请简要回答之。a) 什么是Setup 和Holdup时间?
Setup/hold time是测试芯片对输入信号和时钟信号之间的时间要求...
-
1:什么是同步逻辑和异步逻辑?(汉王)
同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 答案应该与上面问题一致〔补充〕:...
-
简介
Σ-Δ型ADC是当今信号采集和处理系统设计人员的工具箱中必不可少的基本器件。本文的目的是让读者...
-
1. FPGA概述
FPGA是英文Field Programmable Gate Array的缩写,即现场可编程门阵列,它是在PAL、GAL、EPLD等可编程器件的基础上进一步发...
来自
FPGA|by
银火虫 |发表时间 2016-05-28
|0个回复
-
本文是根据FPGA技术牛人历年来的经验所总结出来的关于FPGA开发基本流程及注意事项基本介绍,希望给初学者丁点帮助。众所周知,FPGA是可...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
一个合格的FPGA工程师需要掌握哪些知识?这里根据自己的一些心得总结一下,其他朋友可以补充啊。 1.Verilog语言及其于硬件电路之间的关系。 2.器件结构(最好熟练掌握Sp...
来自
FPGA|by
银火虫 |发表时间 2016-06-12
|0个回复
-
0 引言
在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复
-
“面积”:指一个设计所消耗的FPGA的逻辑资源数量。FPGA中的逻辑资源,也就是触发器( FF)和查找表(LUT) 。
“速度”:...
-
了解时钟信号的数字定时以及诸如抖动、漂移、上升时间、下降时间、稳定时间、迟滞和眼图等常用术语。 本教程是仪器基础教程系列的一部分。1. 时钟信号发送数字...
-
一、 原理图设计阶段:
这个阶段有三个主要的思路:
1、收集通用的、正确的原理图,作为设计的可靠参考。我的主要参考为:《Davicom-DM9000A-Applica...