-
之前介绍了本人研究如何使用TCL脚本来存取二进制文件,这是因为我们在具体项目中实际使用得到,今天就给大家介绍下如何使用。
02-23 10:53by
永不止步步 1663次查看
-
altera的programmer的脚本命令,即quartus_pgm,和我们在虚拟JTAG里面使用quartus_stp命令类似,我们可以建立批处理来自动启动这个工具。不同的是,这个命令不像qua...
02-23 10:50by
永不止步步 1529次查看
-
前面介绍到使用cmu通道来实现transceiver功能,必须使用用户逻辑来实现pcs功能。图1是StratixIVGX器件Transceiver的数据路径框图,上半部分灰色是发送通道的数据路径,下...
02-23 10:41by
永不止步步 1223次查看
-
之前一直将这种RAM和FIFO的操作等同了,其实二者的数据读取还是有区别的,FIFO在读请求有效的下一个时钟即有数据输出;而单口RAM是在地址有效的下下个时钟周期才能得到读取的数据。
02-23 10:39by
永不止步步 1312次查看
-
产品最终需要测试Start信号是否能够同时到达所有的FPGA,如图1所示,所以需要在SEP的FPGA中实现该测试功能。
02-23 10:32by
永不止步步 885次查看
-
由于QII12.1不支持CycloneV,所以下载了最新的QII14.1,。安装的时候遇到了下面的问题。
02-23 10:30by
永不止步步 1202次查看
-
Altera的SoC FPGA启动过程总体可以使用上图来概括,fpga和arm的配置和启动又可以分为3种不同情况(Xilinx似乎只有一种情况)。分别是fpga和arm彼此独立配置和启动、FPGA先...
02-23 10:19by
永不止步步 4383次查看
-
今天在跑例程的时候,使用随板附带的批处理下载配置文件的时候出现了一个问题。
02-23 10:11by
永不止步步 2217次查看
-
本文简单讲述如何利用System Console工具来对SoC设计硬件进行调试,这里假设FPGA硬件已经搭建完成(Altera合作伙伴的各家开发板,也包括Altera自己的开发板都有典型的Golde...
02-23 09:59by
永不止步步 1983次查看
-
大家知道Altera的FPGA可以通过EPCS这种Flash性质的配置芯片来进行配置,而EPCS芯片的烧写有两种方式,一种是直接通过AS口直接独立烧写POF文件,这样就需要给电路设计一个独立的10针...
02-22 14:00by
永不止步步 1895次查看
-
FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列要求的最佳方法则是使用状态机。
-
如果你在采用FPGA的电路板设计方面的经验很有限或根本没有,那么在新的项目中使用FPGA的前景就十分堪忧——特别是如果FPGA是一个有1000个引脚的大块头。继续阅读本文将有助于你的FPGA选型和设...
-
FPGA采用了逻辑单元阵列概念,内部包括可配置逻辑模块、输出输入模块和内部连线三个部分。每一块FPGA芯片都是由有限多个带有可编程连接的预定义源组成来实现一种可重构数字电路。
-
今天,之所以想介绍二进制码与格雷码互转换的目的是为介绍异步FIFO作铺垫的。接下来,我们一起了解它们之间是如何转换的以及用Verilog HDL进行设计。
-
提出了一种采用Altera公司的EP2C5Q208CN作为主控芯片,OV7670模块作为视频源输入并以SDRAM作为数据缓存的方案。通过对SCCB总线配置、图像数据采集、图像数据预处理、VGA显示等...
-
提出了一种双通道数据采集测试系统的硬件实现方案。该系统采用FPGA芯片EP1C12Q240C6,SRAM芯片CY7C1061AV33和USB芯片CY7C68013A构成硬件框架,可通过USB总线接收...
-
本文主要介绍关于FPGA的VHDL算数运算,感兴趣的朋友可以看看。
-
这里我谈谈我的一些经验和大家分享,希望能对IC设计的新手有一定的帮助,能使得他们能少走一些弯路!