-
本文论述利用Protel99SE软件设计印制电路板的技术,其中包括设计电路原理图、生成印制电路板。阐述了利用Protel99SE设计单片机系统印制电路板时应注意的若干问题。
05-26 11:36by
宝啦宝呀 1031次查看
-
本文给出了KJN4逆变换相板的原理图,供喜欢自己动手设计的读者们设计参考。
-
以离心机定时顺序控制器的设计为例,阐述了用VHDL设计有限状态机的方法,讨论了如何消除状态机输出信号的“毛刺”。
-
一种利用Verilog HDL设计CAM的方案,该方案以移位寄存器为核心,所实现的CAN具有可重新配置改变字长、易于扩展、匹配查找速度等特点,并在网络协处理器仿真中得到了应用。
-
本文描述了SOC设计的概念、SOC设计的关键技术以及与之相关的PBD(platform based design,基于平台的设计)设计概念。
-
基于头盔显示器对便携性的要求,要实现微型化和低功耗,将彩色时序控制器设计为单片的ASIC是较好的解决方案。本文正是针对应用LCoS(Liquid Crystal on Silicon)微型显示器的H...
-
本章讲述在Verilog HDL中编写表达式的基础。表达式由操作数和操作符组成。表达式可以在出现数值的任何地方使用。
-
本章介绍Verilog HDL的基本要素,包括标识符、注释、数值、编译程序指令、系统任务和系统函数。另外,本章还介绍了Verilog硬件描述语言中的两种数据类型。
-
模块是Verilog的基本描述单位,用于描述某个设计的功能或结构及其与其他模块通信的外部端口。一个设计的结构可使用开关级原语、门级原语和用户定义的原语方式描述; 设计的数据流行为使用连续赋值语句进行...
-
HDL是一种硬件描述语言,用于从算法级、门级到开关级的多种抽象设计层次的数字系统建模。被建模的数字系统对象的复杂性可以介于简单的门和完整的电子数字系统之间。数字系统能够按层次描述,并可在相同描述中显...
-
本文通过对信号完整性问题产生机理的分析,提出了一系列的解决方案。针对一个小型的VGA分配器的设计,结合合理的仿真模型说明了确保良好信号完整性是高速电子系统实现的保证。
-
同步电路的速度是指同步时钟的速度。同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间处理的数据量就愈大。
-
基于FPGA ,研究了液晶显示驱动方法,参照TFT-LCD CJM10C11的逻辑和时序要求设计了32×32可变宽度像素点的液晶显示驱动电路,用硬件描述语言VHDL 编制了用于液晶显示驱动的IP 核...
-
本文将对时下流行的验证技术(形式验证、随机、定向、有约束的随机、断言、属性检验)与语言(SystemC、C/C++、SystemVerilog、Open-VERA、E等)进行全面评述,还将分析在传统...
-
在片上系统(SOC) 的参数化设计方法中,参数的大量增加加大了SOC 集成和参数优化选择的复杂程度。新方法对原有的硬件描述语言进行了扩展,并建立了参数自动配置环境,该环境由一组Perl 和Shell...
-
我们通过最简单的例子来认识一下Verilog-HDL 的基本用法。
用Verilog-HDL 做数字电路描述,一开始所要做的就是模块(module)定义。
-
要进行Verilog-HDL的学习,必须具备软件和硬件的环境。软件环境可以免费得到,硬件环境需要计算机、下载电缆和目标板。下载电缆可以自制,目标板也不需要投入很多的资金就可以得到。
-
本讲叙述了数字电路和系统的两种不同设计过程,介绍了用可编程逻辑器件实现数字系统的优点,简述了HDL 在逻辑设计中的作用。