介绍一种基于复杂可编程逻辑器件(CPLD)的数据采集系统,并给出详细的设计方案。计算机通过ISA总线实现与数据采集系统的指令和数据传输。通过VHDL编程实现CPLD对12位串行模数转换器ADS7816的控制。最后,给出该系统设计的仿真波形和测试结果。
小草手把手教你LabVIEW之数据采集DAQ
2013年全国大学生电子设计竞赛 手写绘图板(G题)
《基于VHDL的FPGA与NIOS II实例精炼》第三章
至芯科技FPGA视频教程之verilog与vhdl
点西教育STM32嵌入式视频教程-SPI
嵌入式视频教程50—Qt/Embedded开发模型
第4课 MMU实验
嵌入式linux在智能手机开发中的应用--华清远见
Cocktail
x