着重介绍了基于CPLD 来设计产生高速面阵IA - D1 CCD 芯片复杂驱动时序和整个CCD 相机的电子系统控制逻辑时序。同时采用CCD 视频处理专用集成芯片处理CCD 输出信号,提高了图像信噪比,改善了图像质量。使用结果表明:该硬件电路结构简单、成本低廉、可靠性高、功耗较低,并满足了工程项目小型化的要求。
Lesson02:可编程逻辑器件基础—专辑:《深入浅出玩转FPGA》
浙江大学嵌入式系统第1920学时 基于FPGA的嵌入式设计基础
手把手教你学FPGACPLD 第三集 可编程逻辑器件基础
同济大学 可编程控制器EDA视频教程 01
深入浅出玩转STC15单片机-第16讲_数码管概述以及驱动电路
浙江大学电力电子技术3-4讲自关断器件、驱动电路
郭天祥CPLD系统设计及VHDL语言教程11-CPLD系统设计
cpld 9
x