基于FPGA和MCU的低成本地震信号数字滤波器设计.pdf
时间:05-30 10:11
查看:1345次
下载:162次
简介:
针对地震数据采集系统提出一种低成本、高灵活性的数字滤波设计方案。不仅对于地震数据采集系统有很大的实用意义,对于其它传感器网络也是可供参考的解决方案。设计的目的是在保持优秀的低通性能的同时实现高度抽取。该滤波器系统由四级CIC 滤波和两级FIR 滤波构成,分别在FPGA和MCU 内部实现。滤波器有着良好的低通性能,在430 Hz ~ 500 Hz 范围内幅度响应下降了137 dB。采用实际信号测试,信噪比好于110 dB,能够很好地满足地震数据采集的需求。
