本文研究了一种采用FPGA实现32阶FIR数字滤波器硬件电路方案;讨论了窗函数的选择、滤波器的结构以及系数量化问题;研究了FIR滤波器的FPGA实现,各模块的设计以及如何优化硬件资源,提高运行速度等问题。实验结果表明了该方法的有效性。
DSP5509开发板视频教程第七讲 数字信号处理FIR和IIR滤波器实验—手把手学DSP
Audition 33 滤波类3-科学滤波器,多段限压器,滤波EQ
DSP视频教程DSP技术 24 彭启琮主讲
Audition 32 滤波类2 动态滤波器,参量滤波
Audition 34 滤波类4-audition 析取中置通道,中央通道
第十讲 FPGA设计常用IP核-锁相环
第10讲:FPGA设计常用IP核-锁相环
《吃豆人》——基于FPGA和51单片机的小游戏设计
x