介绍了采用一种自主研发多功能IP核实现总线全地址响应的设计方案,其可在FPGA中灵活配置,配备外围电路后可以方便实现各种功能.设计采用VHDL硬件描述语言进行编程,采用综合工具ISE Foundation对设计进行综合、优化,在ModelSim - SE 6.1g中进行时序仿真,并且最后在FPGA上实现.
CAN总线-实验讲解
工业控制网络30 08 CAN总线概述
高级应用:CAN总线
CAN总线08 07CAN总线
嵌入式开发概述3-嵌入式开发学习基础1
嵌入式开发概述2-嵌入式处理器结构之总线种类及嵌入式开发板1
Altium Designer R10第8集:走线与总线—tvrfnai
cadence16.5第7讲:放置连接线、总线
x