-
针对FFT算法基于FPGA实现可配置的IP核。采用基于流水线结构和快速并行算法实现了蝶形运算和4k点 ...
by
永不止步步 | 发表时间 2014-08-02
|3249次查看
-
作为TI 员工,我们常常被问起在使用 RS-485 进行设计时是否总有些了然于胸的点子或技巧。为此, ...
-
在我国,经济型车床因其价廉而得到广泛的应用。在数控化改造过程中,常使用的是单片机系统,如MCS-51 ...
by
倩倩 | 发表时间 2014-06-26
|3130次查看
-
本文讨论了一个2GHz的LNA的设计,并利用ADS软件验证了设计流程的正确性。LNA在接收机中是一个 ...
by
永不止步步 | 发表时间 2014-08-18
|3107次查看
-
对于Verilog HDL设计的要点。我们可以先理解样板模块中每一条语句的作用,然后对样板模块进行综 ...
by
期待 | 发表时间 2014-12-30
|3049次查看
-
如何使用Libero IDE编写Verilog模块,并验证语法错误,最后综合,然后查看综合后的电路? ...
by
期待 | 发表时间 2015-04-09
|3047次查看
-
高性能计算 ( high performance compute , HPC)是一个计算机集群系统 ...
by
州仔 | 发表时间 2014-03-22
|2933次查看
-
在分析和综合运放应用电路时,大多数情况下,可以将集成运放看成一个理想运算放大器。理想运放顾名思义是将 ...
-
FPGA开发流程:●电路设计与设计输入;●仿真验证:利用Xilinx集成的仿真工具足矣;●逻辑综合: ...
by
畅学电子 | 发表时间 2014-09-18
|2926次查看
-
全数字电子软起动器不仅能有效控制鼠笼式三相异步电动机起动电流,减缓电流对电动机和电网的冲击,还能在起 ...
by
Dabing | 发表时间 2015-04-11
|2898次查看
-
本文在设计实现乘法器时,采用了4-2和5-2混合压缩器对部分积进行压缩,减少了乘法器的延时和资源占 ...
by
黑魔 | 发表时间 2014-06-24
|2881次查看
-
在FPGA设计中,乘法器大部分使用的是内嵌的DSP硬核,如果系统需要跑很高的时钟频率的话,此时会视综 ...
by
hcay | 发表时间 2014-10-13
|2870次查看
-
嵌入式系统中,多个孤立节点之间的通信越来越重要,尤其是物联网时代的到来,多节点间通信已经成为必不可少 ...
by
永不止步步 | 发表时间 2014-05-21
|2858次查看
-
基于PLL的频综器,由于其潜在的出色性能、相对的简单性和低成本而被普遍使用。本文主要介绍了针对恶劣的 ...
by
永不止步步 | 发表时间 2014-08-25
|2838次查看
-
现场可编程门阵列为可进化设计提供了一个理想的模板。FPGAs 提供了一个硬件环境 ,这个环境 可将逻 ...
by
畅学e | 发表时间 2015-04-15
|2812次查看
-
EVM是衡量数字信号质量常用的参数,能综合反映影响信号完整性的各种因素,但是测量和分析过程却比较复杂 ...
by
永不止步步 | 发表时间 2014-03-25
|2775次查看
-
,本文对电路进行分模式设计,综合各模式电路得到基础电路,再在基础电路之上加入模式控制模块的设计方法, ...
by
小尚 | 发表时间 2015-11-18
|2739次查看
-
实践中经常会遇到将光电编码器的输出信号经一系列处理转化成电压信号的情况。因此,以2RHIB型光电编码 ...
by
晴空万里 | 发表时间 2014-08-15
|2737次查看
-
本文在艾默生PLC与其变频器的通讯基础上加入了基于RS485接口Modbus协议的PLC与单片机的多 ...
by
Dabing | 发表时间 2015-02-11
|2715次查看
-
针对机载信息采集系统可靠性、数据管理高效性以及硬件成本的需求,介绍了基于硬件描述语言Verilog ...
by
畅学e | 发表时间 2015-04-27
|2706次查看