-
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
-
这个案例的问题是这样的:
某客户有一个板子需要新增一部分功能,想将原来的小板改为大板,但出于成本考虑,又将原来的8层板改为了6层板,板子做出来后在实际测试时DDR3只...
-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中...
-
覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提...
-
问题1:什么是零件封装,它和零件有什么区别?答:
(1)零件封装是指实际零件焊接到电路板时所指示的外观和焊点位置。
...
-
1.两面板布线时,两面的导线宜相互垂直、斜交、或弯曲走线,避免相互平行,以减小寄生耦合;作为电路的输入及输出用的印制导线应尽量避免相邻平行,以免发生回授,在这些导线之...
-
Cadence Allegro PCB 铺铜(覆铜)Shape呈格点状填充而不是完整全铜显示问题–Allegro技巧
Cadence Allegro P...
-
Cadence Allegro SKill 语言出Gerber创建Film层信息的API
Cadence Allegro SKill 能够极大的扩展Cadence ...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...
-
Cadence Allegro PCB Shpae 如何设置透明度,使铺铜Shape半透明显示–Allegro技巧
如何使得Cadence Allegr...
-
Cadence Allegro 如何关闭铺铜(覆铜)shape的显示和设置shape显示模式–allegro小技巧
Cadence Allegro 画完...
-
Cadence Allegro 网表成功导入,准备布局布线,把器件的飞线打开,预估一下器件间的网络连接关系,却发现很凌乱有木有,电源、地网络鼠线显示的一堆,非常碍眼。
其实电...
-
Cadence Allegro PCB Editor 如何导出封装库 复用现有PCB板上的封装库 将偷懒进行到底
Cadence Allegro PCB Edito...
-
1 、电源、地线的处理
既使在整个PCB板中的布线完成得都很好,但由于电源、 地线的考虑不周到而引起的干扰,会使产品的性能下降,有时甚至影响到产品的成功率。所以对电、...
-
高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏...
-
当PCB设计通过了最后一轮审核,也得到了所有需要的人的批准,你可能觉得终于大功告成了。但事实上,事情还没没有结束,一个优秀的设计到成为一个产品之前还有最后一步,即使你已经准备好了所...
-
很多人都觉得pcblayout的工作是很枯燥无聊的,每天对着板子成千上万条走线,...
-
1.电阻损坏的特点
电阻是电器设备中数量最多的元件,但不是损坏率最高的元件。电阻损坏以开路最常见,阻值变大较少见,阻值变小十分少见。常见...
-
电子设备工作时产生的热量,使设备内部温度迅速上升,若不及时将该热量散发,设备会持续升温,器件就会因过热失效,电子设备的可靠性将下降。因此,对电路板进行散热处理十分重要。...
-
在PCB设计中,布线是完成产品设计的重要步骤,PCB走线的好坏直接影响整个系统的性能,布线在高速PCB设计中是至关重要的。布线的设计过程限定高,技巧细、...