-
软件环境:windows7旗舰版,IAR V6105(EWARM-EV-WEB-6105) ARM芯片:飞思卡尔K60N512VMD100 (cortex-m4核心)
...
-
【记住】接口别忘设置!
1、设置IAR软件TAB键缩进字符个数
方法:Tools-Options-Editor-TAB Size,按习惯改后面数字.
2、Error[e46]...
-
在安装msp430仿真器lsd-fet430uif的usb驱动程序时,出现问题,
在inf中找不到所需段落,
解决方法如下:
1.打开widows文件下setupapi....
-
在做串口通信看<MSP430系列16位超低功耗单片机原理与应用> 沈建华编著 一书中感到书中有些控制字没有列出,编写程序时容易忘记写.出现不必要的错误. ME2 IE2...
-
IAR生成430烧写方法有2种,
第一种是;将工程的debug模式切换成release模式,看图片操作。
那个.d43文件就...
-
之前已经对MSP430F4250的SD16_A进行了入门级的了解和设置,但由于项目有要求:
AD——模拟信号频率范围100~20kHz,采样率40kHz,...
-
1.关于MSP430F4250:
2.关于MSP430F4250 AD:
参考MSP430X4XXFamily User’s Guide:
关于16位AD采样...
-
今天在阅读RF_Example_Code_v1.0中头文件cc430x613x.h时发现了几部分的疑问。
首先来看一下cc430x613x.h 中的3个#d...
-
用的是MSP430g2553./*实验板MSP-EXP430G2 * 利用定时器编写PWM电路,驱动LED,并可以通过按键调节亮度
-
这个是编程器的原理图,已经做成实物在出售了,电路没有任何问题
这个是PCB布线图,线路没有任何问题,需要的朋友可加我Q购买PCB板或套件。
这个是PCB板的3D图。
&nbs...
来自
毕业设计|by
期待 |发表时间 2015-09-17
|0个回复
-
FPGA成长之路第一篇!
学习FPGA几个月以来 第一篇文章,我不擅长文字表达;就直奔主题了。
今天快下班闲来无事,在写一个点亮数码管的代码,手一抖,突然把编辑区...
-
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
-
近期项目的板卡焊接回来,开始进行硬件调试。在调试FPGA最小电路能否正常工作的时候,出现了这样一个问题:用JTAG烧写器往FPGA中烧写配置文件的时候,文件可以正常烧写,但是FPG...
-
FPGA使用的越来越广泛,除了可用于设计控制电路以为,数字信号处理电路更是FPGA的强项和难点。个人可以说才刚刚入门FPGA设计,也做过一些数字信号处理方面的电路设计,记录下个人心...
-
Xilinx的FPGA设计有一套自己的开发工具——ISE。ISE功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...
-
Error:
Can't launch the ModelSim-Altera software -- the path to the location...
-
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartusII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...
-
上周没有定下任务,于是看看文档,累了就把尘封多时的altera的FPGA和CPLD拿出来玩玩。由于一直用的是xilinx的芯片,用的都是ISE或vivado,好久没用的quartu...
-
所需软件:Quartus/ISE、EZ-USB_devtools、LABview与VISA驱动
步骤:
1,安装Quartus/ISE、EZ-USB_devtools、LABv...
-
板子上因为IO口不够用,采用了一个I2C转8路GPIO的芯片PCF8574(tssop20),控制Darlington管MC1413,驱动后端的7个Relay。
控制逻辑简图:
...