-
作为一名硬件工程师,尤其是小公司的硬件工程师,需要做的工作将会涉及整个项目的各个方面。我们的根本目的是:把自己设计的硬件系统,以最稳定、简易的效果应用在项目产品中。希望我们国家的科...
-
【转】capture CIS与Allegro交互布局 ————作者:吴川斌AN>1. 打开原题图,Options->P...
-
在绘制原理图和PCB的时候,因为经常变动所以我们会需要常常进行文件保存工作,如果手动保存,可能我们在绘制原理图或PCB文件过于认真忘记保存,或者还没保存就出现电脑当机的现象,导致我...
-
我在学校里面就一直使用TI的产品设计PCB板,算是TI的忠实用户,用的主要是C2000系类的,像2812是最常用的,还用过2808、283...
-
根据实际项目和操作中的应用,cadence的allegro的一些经验和大家分享下:
1.导出颜色设置文件
通用的板层叠加模型可以设置通用的文件来简化设计流程,叠层设计,颜色...
-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
关于PCB布板,尤其是新功能的板子,按照我的经验 一般按照以下的流程画板子AN>
一、元器件布局AN>
对于我来说,放置完元器件,布线工作基本上就完成了绝大部分...
-
使用 Ultra LibrariAN生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。AN>AN>AN>
然而一直...
-
PADS画图,经常会遇到这样的需求,把一块PCB板的部分电路复制到另外一块板上去,通常有以下几种方法:AN>AN>
1.两边都点击ECO之后,再像复制WORD中的...
-
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
...
-
这个案例的问题是这样的:
某客户有一个板子需要新增一部分功能,想将原来的小板改为大板,但出于成本考虑,又将原来的8层板改为了6层板,板子做出来后在实际测试时DDR3只...
-
高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分:AN>
普通SI问题:即反射、串扰、过冲、下冲、单调性等;...
-
1.PCB原理图常见错误:
(1)ERC报告管脚没有接入信号:
a. 创建封装时给管脚定义了I/O属性;
b.创建元件或放置元...
-
altium designer另存为protel99se格式时候,覆铜消失了怎么解决?
因为Protel99不支持实心覆铜,而AD支持,如果需要转换,那么你需要在AD里覆铜时选择...
-
PADS9.3 画图。最后铺铜。鼠标右键 select shapes ,选中copper pour ,右键 flo...
-
元件的间距不够,导致元件之间边缘有重叠的部分。所以会变绿 如果你自己觉得在摆放元件是,元件之间的间距足够的话, 可以在电气规则里将元件之间的间距值修改小一些就OK了。AN>
-
主要原因是菲林线路有划伤或涂覆网版上有垃圾堵塞,涂覆的抗镀层固定位露铜导致PCB短路。AN>改善方法:AN>1、菲林底片不得有沙眼、划伤等问题,放置时药膜面要朝上,...
-
问题1:什么是零件封装,它和零件有什么区别?AN>答:AN>
(1)零件封装是指实际零件焊接到电路板时所指示的外观和焊点位置。AN> AN>
...
-
DXP在铺地时为何显示与所有网络线相连?AN>
布板中如果铺地显示与所有网络线相连,AN>
其原因是AN>
1检查原理图 有时将地网络设置错误
-
1.AN>两面板布线时,两面的导线宜相互垂直、斜交、或弯曲走线,避免相互平行,以减小寄生耦合;作为电路的输入及输出用的印制导线应尽量避免相邻平行,以免发生回授,在这些导线之...