-
模拟信号尤其是类似0~数十MHz video信号宽带电路时,电路图上详细标示信号的流动路径与组件位置非常重要。图1 是电流复归型video 用OP 增幅器HA-5020 构成的影像...
-
在PCB抄板、PCB设计等过程中,由于不同软件平台之间的数据或文件格式不同,常常需要借助其他的工具进行平台或文件格式的转换,本文我们将为大家介绍从PROTEL到ALLEGRO的转换...
-
PCB设计中层叠结构的设计建议:
1、PCB叠层方式推荐为Foil叠法
2、尽可能减少PP片和CORE型号及种类在同一层叠中的使用(每层介质不超过3张PP叠层)
3、两层之间...
-
印刷电路板回流焊机贴过程中,需要元件具体的位置信息,Allegro导出位置坐标的方法 :
一、打开BRD文件
二、File->Export->Placement :...
-
Allegro的菜单并不是固定不变的,用户可以自己添加、删除命令或者是更换顺序。
在D:\Cadence\SPB_16.5\Share\pcb\text\cuimenuS 目录下...
-
吸取了上次制板的经验教训,新版本的DM8168又出炉了。。。
第一层:电源、DM8168、DDR3、FPGA、CPLD、NandflaSh、USB、以太网、SATA、JTAG等。...
-
DM8168新板在没有做PCI接口的情况下,可以把PCI模块注释,直接尝试:
make CROSS_COMPILE=arm-none-linux-gnueabi- ARCH=ar...
-
针对新板调试,不针对EVM板。
TI XDS560连上DM8168 20pin仿真接口
launch 8168.ccxml,右击CortexA8,选择Connect Targe...
-
新做了8168板,调试DDR3的时候EMIF0遇到了个别数据位出错的问题
DDR3 128MB*8=1GB
我为了测试DDR3的全部空间,把地址存到DDR3中,就是*pdata...
-
版本:Cadence SPB16.5&nbSp;
DeSign Entry CIS 中的 OrCAD Capture CIS 一直都能正常使用
但是有一次打开,卡住进不了主界面...
-
使用Capture CIS 生成网表时,出现错误:
Unable to open ...\toolS\capture\allegro.cfg for reading. PleaS...
-
使用Allegro时修改Shape的网络节点方法:
①选择Shape->Select Shape or Void/Cavity
②选择要修改的Shape
③点击(....
-
使用Allegro时需要批量复制net属性是GND或是其它属性的Via:
批量选中Via后点击Copy或'Shift+F5'
然后完成复制,如图:
复制完,我们可能发现,...
-
以前一直用protel很多年,也没觉得那里不好。但因工作原因,接触越来越多画图软件,自然就有了对比。下面是些心得,希望对象我一样的“懒人”有用,以下属个人观...
-
硬件测试过程:&nbSp;
1、首先断电情况下测量是否有短路发生,可以测电源正负极,以及极性电容两端是否有短路。
2、没有短路的情况下,可以上电了,测试器件的vcc和gnd...
-
PCB直角走线问题讲解
&nbSp; &nbSp; &nbSp; &nbSp;直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对...
-
&nbSp; &nbSp; &nbSp; &nbSp;在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的, 在整个PCB中,以布线的设计过程限定最高,...
-
1、阻抗匹配
&nbSp; &nbSp; &nbSp; &nbSp;阻抗匹配是指信号源或者传输线跟负载之间的一种合适的搭配方式。根据接入方式阻抗匹配有串行和并行两种方式;根据信号...
-
第一次由已绘制好的原理图来进行PCB绘制,低水平、经验的总结,不够供TA人参考。Span>
需求:原理图已经绘制,并已经导入PCB(A.PCB)内,线已经布了一部分。需要从新...
-
&nbSp; &nbSp; &nbSp; &nbSp;制作PCB板并非简单的按流程来做完板子,钻个孔打上元器件就好了。PCB的制作并不难,难的在于制作完成后的故障排查。无论是个人爱...