-
1.关于MSP430F4250:
2.关于MSP430F4250 AD:
参考MSP430X4XXFamily User’s Guide:
关于16位AD采样...
-
MSP430的AD12使用灵活,功能强大.我在学习的过程中特别总结了一下,以后回头来也方便咯,呵呵.
1.AD12(12路输入通道(8路外部输入通道,4路内部输入通道),4种模式...
-
目前总共用到了四个中断向量,我觉得已经把G2553的所有定时器中断都用到了。
定时...
-
如题, 这个是网上所谓的变态版的3线SPI总线:一根时钟线,一根使能线,一根双向IO线.
一个模块,两个文件:
//spi3.c#include "typedef....
-
今天在阅读RF_Example_Code_v1.0中头文件cc430x613x.h时发现了几部分的疑问。
首先来看一下cc430x613x.h 中的3个#d...
-
需要注意的事项如下:
1) 通常在满足运算需求的前提下,尽量选择为变量定义字节少的数据类型。
比如最常用的int和char,int是16位的,char是8位的,如果没有必要,不...
-
这个是编程器的原理图,已经做成实物在出售了,电路没有任何问题
这个是PCB布线图,线路没有任何问题,需要的朋友可加我Q购买PCB板或套件。
这个是PCB板的3D图。
&nbs...
来自
毕业设计|by
期待 |发表时间 2015-09-17
|0个回复
-
求意见
上电后的效果,图中是第八号选手抢答
实物图
原理图
来自
毕业设计|by
期待 |发表时间 2015-09-23
|0个回复
-
一个8字节的数据可表示为data[64-8*x-1:8],冒号前的表示上限,冒号后面的8表示位宽。又例如:data[64-x*8-1:64-(x+1)8],此种表示方法在Model...
-
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
-
//------------------- //18B20驱动程序 by zmz // 2008.4.19 //-------------------...
-
昨晚,在用Quartus II对工程进行编译时,遇到了一个错误问题,足足让我想了10秒钟。如果是以前,一两秒就想到。看来是时间太长了,有点忘记了。说不定...
-
FPGA使用的越来越广泛,除了可用于设计控制电路以为,数字信号处理电路更是FPGA的强项和难点。个人可以说才刚刚入门FPGA设计,也做过一些数字信号处理方面的电路设计,记录下个人心...
-
昨晚项目调试的时候遇到一个问题:
输入IQ交织、有符号的复信号,时序是:
iq_data&...
-
Error:
Can't launch the ModelSIm-Altera software -- the path to the location...
-
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartuSII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...
-
这是刚开始学习FPGA时候,积累的一点资料。
具体如下,其实作者强调了在用FPGA做设计的时候,要注意同步设计,盲目的使用
信号做时钟,在时序分析上有很大问题,隐含着很大风险。...
-
在FPGA中,边沿检测电路中,都用的是时钟上升沿。满足触发器的建立与保持时间吗?
always@(posedge clk)
begin
b<=a;
c&l...
-
原Verilog程序如下:
wire [22:0] Total_Max;
reg [23:0] Mixed_Max;
wire [23:0] overflow_e...
-
上周没有定下任务,于是看看文档,累了就把尘封多时的altera的FPGA和CPLD拿出来玩玩。由于一直用的是xilinx的芯片,用的都是ISE或vivado,好久没用的quartu...