-
我最近在整理单片机的复位问题,很多文献都过分的集中于外部复位,特意把内部复位的东西整理一下,我参考了很多的飞思卡尔的文档。我一直觉得飞思卡尔的文件系统和它的品质都是优秀的,虽然目前...
-
C8051F的每个I/O口引脚都可以被配置为推挽或漏极开路输出。同时引入了数字交叉开关,允许将内部数字系统资源映射到P0、P1、P2和P3 的端口引脚。通过设置交叉开关寄存器可将片...
-
最近又作了一些C51的工作,发现keil c51与 mdk 有冲突。
然后上网一查果然有很多人遇到这个问题,错误提示为下图:
其实这个是MDK和KEIL C51...
-
申请的PIC24F16KL402开发板使用笔记一: 搭建基本开发环境开发板类型: Microchiop用于3v PIC24 K系列的Microstick开发板Author: ARI...
来自
PIC|by
粽子糖果 |发表时间 2016-10-26
|0个回复
-
使用内总RC振荡,4倍频,提供给SPI模块,速度还是不太理想。SPI四分频
/*
* File: main_tftlcd.c
* Author: Admi...
来自
PIC|by
粽子糖果 |发表时间 2016-10-26
|0个回复
-
本文适合学过LCD显示,但是不是很理解的同学,博主用的是战舰STM32
本篇文章博主将和大家讨论三个主题:FSMC有关配置、一串字符显示原理、汉字显示原理。。下面进入正题&r...
-
在IC工业中有许多不同的领域,IC设计者的特征也会有些不同。在A领域的一个好的IC设计者也许会花很长时间去熟悉B领域的知识。在我们职业生涯的开始,我们应该问我们自己一些问题,我们想...
-
一、什么是PendSV
PendSV是可悬起异常,如果我们把它配置最低优先级,那么如果同时有多个异常被触发,它会在其他异常执行完毕后再执行,而且任何异常都可以中断它。更详细的内容...
-
声明,此文章仅一家之言,纯粹为电子设计竞赛培训之用。
最近,观察了大家的训练情况,很急。为什么一个方案到实现就是这么的难? 团队里各队员根本就没存在合作过,都同一件事情,大家都来...
-
POR&PUC POR是上电复位信号,它只在以下三个事件发生时产生:1、芯片上电。2、—RST/NMI设置成复...
-
FPGA主要使用HDL,包括VHDl,Verilog,还有数模混合的描述语言Verilog-AMS等。
DSP使用C,汇编语言编程。
来自
DSP|by
一见钟情 |发表时间 2017-10-24
|0个回复
-
这些日子我一直在写一个实时操作系统内核,已有小成了,等写完我会全部公开,希望能够为国内IT的发展尽自己一份微薄的力量。最近看到很多学生朋友和我当年一样没...
-
做一个小试验,用尽量少的IO来驱动1602,以适应在某些引脚较少的MCU,如Tiny系列等。废话少说,先上图,如果大家觉得有意思请起个哄...
说明一下,...
-
推挽输出:可以输出高,低电平,连接数字器件;
开漏输出:输出端相当于三极管的集电极. 要得到高电平状态需要上拉电阻才行. 适合于做电流型的驱动,其吸收电流的能力相对...
-
本文续PCB设计常见问题104个解答(一)下文 22、模拟电源处的滤波经常是用LC电路。但是为什么有时LC比RC滤波效果差? LC与RC滤波效果的比...
-
1、如何选择 PCB 板材?
选择 PCB 板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的 PCB...
-
可能是NXP对自家LPC link的骄傲,这小八脚的开发板,居然提供了一个NXP自家的十脚的JTAG口,关键吧,还是1.27mm间距的,这玩儿,谁搞得起啊。当然实际上的调试是通过S...
-
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx ISE中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
-
Xilinx的FPGA设计有一套自己的开发工具——ISE。ISE功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...
-
我用的EPM3128ATC100-10这个芯片,这个芯片输出脚或者输入输出脚默认的上电状态都是高电平,在quartusII里好像不能找到引脚初始状态的设置,我在程序里这样写,感觉方...