-
题外话:
总感觉“年轻人”在字面上不准确,本人更喜欢用“年青人”
同时又感觉“青年人”的现实处境很诡异,...
-
FPGA成长之路第一篇!
学习FPGA几个月以来 第一篇文章,我不擅长文字表达;就直奔主题了。
今天快下班闲来无事,在写一个点亮数码管的代码,手一抖,突然把编辑区...
-
开发的一款液晶驱动器,接收MCU过来的指令和数据进行图像显示。使用了一片可编程(带使能和PWM调节控制)的背光芯片。在CPLD设计中,上电复位状态将背光使能拉低(关闭),直到MCU...
-
在《都是IO弱上拉惹的祸》文中,提及了Altera的CPLD在初始化时管脚通常会处于弱上拉状态。在实际示波器采样来看,就表现在上电初期IO脚会有一个短暂(当时是持续大约几百us)的...
-
昨晚,在用Quartus II对工程进行编译时,遇到了一个错误问题,足足让我想了10秒钟。如果是以前,一两秒就想到。看来是时间太长了,有点忘记了。说不定...
-
近期项目的板卡焊接回来,开始进行硬件调试。在调试FPGA最小电路能否正常工作的时候,出现了这样一个问题:用JTAG烧写器往FPGA中烧写配置文件的时候,文件可以正常烧写,但是FPG...
-
最近在整SOPC,在xilinx的EDK开发环境中开发自己的IP,自己的IP中又要调用xilinx ISE中的一些IP,例如ram、rom、clock等,一直苦于不知道如何调用,找...
-
Xilinx的FPGA设计有一套自己的开发工具——ISE。ISE功能强大,其中最重要一个就是它里面自带了大量的程序模板,使得设计人员不需要自己手动敲一些重复...
-
WIDTH=64;这里将一副64*64bmp格式的灰度图数据做成.mif文件以便FPGA可以方便的读进RAM。
bmp前54字节是位图文件头和位图信息头,我们要提取的是54字节后...
-
背景:用FPGA扩展5个100M以太网,5片PHY的MDC和MDIO并联在一起,读PHY的ID号错误。
1.电源,时钟都正常,原理图没有复位信号,飞线到FPGA软件复...
-
Error:
Can't launch the ModelSim-Altera software -- the path to the location...
-
原Verilog程序如下:
wire [22:0] Total_Max;
reg [23:0] Mixed_Max;
wire [23:0] overflow_e...
-
所需软件:Quartus/ISE、EZ-USB_devtools、Labview与VISA驱动
步骤:
1,安装Quartus/ISE、EZ-USB_devtools、Labv...
-
soc中如果让FPGA和HPS同时控制某一个输入或输出会不会出现矛盾?
这是我之前问别人的一个问题。
其实答案很明显,让FPGA和HPS同时控制某一个输入或输出是不可能的事情。...
-
板子上因为IO口不够用,采用了一个I2C转8路GPIO的芯片PCF8574(tssop20),控制Darlington管MC1413,驱动后端的7个Relay。
控制逻辑简图:
...
-
最近有个FPGA+DSP架构的项目,安装了DSP的开发环境CCS,这里介绍下CCS的使用方法。说明:开发TMS320C6678,建议使用CCS5.0以上版本,以下介绍基于CCS5....
-
目前市场上FPGA型号种类越来越多,价格也相差很大,一个项目选择的FPGA是不是合适,不仅影响到项目成本,甚至有时候可以决定项目的成败。那么如何在项目初期进行FPGA选择呢?我们需...
-
问题如下:
我用DM642接FLASH芯片Am29LV033C用于BOOT,系统没有用FPGA。因为DM642地址线不够,考虑FLASH高三位地址用DSP的IO来扩,好像只有GP...
-
ISP(In-System Programmable;在线编程)。ISP笼统的说就是在线编程,把单片机焊到电路板上,如果发现程序哪里有不合适的地方,可以直接通过pc进行编程,而不用...
-
问题如下:
我用DM642接FLASH芯片Am29LV033C用于BOOT,系统没有用FPGA。因为DM642地址线不够,考虑FLASH高三位地址用DSP的IO来扩,好像只有GP...