-
当一块PCB板完成了布局布线,又检查连通性和间距都没有报错的情况下,一块PCB是不是就完成了呢?答案当然是否定。很多初学者也包括一些有经验的工程师,由于时间紧或者不...
-
关于PCB布板,尤其是新功能的板子,按照我的经验 一般按照以下的流程画板子
一、元器件布局
对于我来说,放置完元器件,布线工作基本上就完成了绝大部分...
-
使用 Ultra Librarian生成PCB库我用到最多的了。并且其中更多的是应用于来自TI的一些产品的封装设计。
然而一直...
-
PADS画图,经常会遇到这样的需求,把一块PCB板的部分电路复制到另外一块板上去,通常有以下几种方法:
1.两边都点击ECO之后,再像复制WORD中的...
-
关于等长
第一次听到“绕等长工程师”这个称号的时候,我和我的小伙伴们都惊呆了。每次在研讨会提起这个名词,很多人也都是会心一笑。
...
-
这个案例的问题是这样的:
某客户有一个板子需要新增一部分功能,想将原来的小板改为大板,但出于成本考虑,又将原来的8层板改为了6层板,板子做出来后在实际测试时DDR3只...
-
高速问题的表现有很多,过冲、串扰、振铃等等,为了方便归类研究,一些主流的仿真软件的厂商做了以下划分:
普通SI问题:即反射、串扰、过冲、下冲、单调性等;...
-
网上关于设计PCB的文章不计其数,在这里只总结下自己在工作中发现的一些注意点,都是错误之后的教训。
分为两部分:
第一部分:原理图
1,电源
用电器的电压,这...
-
1.PCB原理图常见错误:
(1)ERC报告管脚没有接入信号:
a. 创建封装时给管脚定义了I/O属性;
b.创建元件或放置元...
-
PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中...
-
覆铜,就是将PCB上闲置的空间作为基准面,然后用固体铜填充,这些铜区又称为灌铜。敷铜的意义在于,减小地线阻抗,提高抗干扰能力;降低压降,提...
-
PADS9.3 画图。最后铺铜。鼠标右键 select shapes ,选中copper pour ,右键 flo...
-
在PCB助焊剂过波峰焊时,有客人发现PCB助焊剂会着火,特别是在夏季气温较高、风干物燥时,这种情况发生率相对较高。PCB助焊剂着火不仅带来了一定的经济损失,同时也易导致火灾引起对工...
-
问题1:什么是零件封装,它和零件有什么区别?答:
(1)零件封装是指实际零件焊接到电路板时所指示的外观和焊点位置。
...
-
DXP在铺地时为何显示与所有网络线相连?
布板中如果铺地显示与所有网络线相连,
其原因是
1检查原理图 有时将地网络设置错误
-
1.两面板布线时,两面的导线宜相互垂直、斜交、或弯曲走线,避免相互平行,以减小寄生耦合;作为电路的输入及输出用的印制导线应尽量避免相邻平行,以免发生回授,在这些导线之...
-
Package Geomerty 封装的几何尺寸 Assembly 装配层 表示元器件的实体大小,贴片机焊接时候才用得到
Pastemask 钢网层 是正显层 有表示有 无表...
-
原理图原理图生成PCB时老出错,改了好久改不对,求大神指点,
-
Cadence Allegro PCB 铺铜(覆铜)Shape呈格点状填充而不是完整全铜显示问题–Allegro技巧
Cadence Allegro P...
-
当你经过几十个小时的艰苦奋战,终于把板子布完,而当你兴冲冲准备出Gerber文件丢给板厂打样,尽早结束噩梦时,却发现Allegro报错“Dynamic shapes a...