-
最近一直在弄一个绘图的上位机,我觉得自己建模思想还不错,但是面向对象思维总是晕的。突然有一天发现,两者居然有这么对共同之处,完全可以相互启...
来自
FPGA|by
银火虫 |发表时间 2016-06-03
|0个回复
-
摘要:本文介绍了一种基于FPGA的多数值分频器的设计,该分频器可以实现占空比及分频系数可调,其分频数值可以是整数、小数和分数。文章给出了使用Altera公司的Cyelon eII系...
来自
FPGA|by
银火虫 |发表时间 2016-06-08
|0个回复
-
1、状态机的问题,尽量不要写出太大的状态机,宁愿用一些小型的状态机来相互关联。
2、推荐大家使用timequest来做时序约束,好处是,它可能对你的时序约束和你的设计对照做分析,...
来自
FPGA|by
银火虫 |发表时间 2016-06-12
|0个回复
-
FPGA/CPLD能做什么呢?
可以毫不夸张的讲,FPGA/CPLD能完成任何数字器件的功能,上至高性能CPU,下至简单的74电路,都可以用FPGA/CPLD来实现。
FPGA...
来自
FPGA|by
银火虫 |发表时间 2016-06-17
|0个回复
-
0 引言
在数字系统的设计中,FPGA+ARM 的系统架构得到了越来越广泛的应用,FPGA 主要实现高速数据的处理;ARM 主...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复
-
0 引 言
传统的数字电压表设汁通常以大规模ASIC(专用集成电路)为核心器件,并辅以少量中规模集成电路及显示器件构成。ASIC完成从模拟...
来自
FPGA|by
银火虫 |发表时间 2016-06-18
|0个回复
-
1) QuartusII对代码进行时序仿真时出现Error: Can't continue timing simulation because delay annotation i...
来自
FPGA|by
银火虫 |发表时间 2016-06-23
|0个回复
-
根据前面博文对所见即所得的简单展示,使得我们了解到了ALTERA器件逻辑单元某些输入端口确实包含了这种自动可编程取反的硬件结构。这里我将给出一个具体实例来为大家展示这种特性。
...
-
根据前面博文对所见即所得的简单展示,使得我们了解到了ALTERA器件逻辑单元某些输入端口确实包含了这种自动可编程取反的硬件结构。这里我将给出一个具体实例来为大家展示这种特性。
...
-
引 言
在图像处理系统中常需要对图像进行预处理。由于图像处理的数据量大,对于实时性要求高的系统,采用软件实现通常难以满足实时性的要求。Altera的QuartusⅡ作为一种可编程...
-
FPGA的基本结构
FPGA由6部分组成,分别为可编程输入/输出单元、基本可编程...
-
Cadence16.5最新破解教程
Cadence是一个功能强大的电路设计软件,功能上没得说,就是安装是个大问题。很多人安装好多遍都无法成功,最后不得不清理注册表,甚至重装系统。...
-
1.建一个总文件夹,如cnt
2.为源代码,测试台文件,仿真各建一文件夹。如src,tb,sim
3.编写源代码,testbench。如cnt.v,tb_cnt.v文件,同时文...
-
接地无疑是系统设计中最为棘手的问题之一。尽管它的概念相对比较简单,实施起来却很复杂,遗憾的是,它没有一个简明扼要可以用详细步骤描述的方法来保证取得良好效果,但如果在某些细节上处理不...
-
星型接地
“星型”接地的理论基础是电路中总有一...
-
FDTD用有限差分式替代时域麦克斯韦旋度方程中的微分式,得到关于场分量的有限差分式,针对不同的研究对象,可在不同的坐标系中建模...
-
将有限元法移植到电磁工程领域还是二十世纪六七十年代的事情,它比较新颖。有限元法的优点是适用于具有复杂边界形状或边界条件、含有复...
-
Sigrity和cadence allegro license文件在一个文件里,不能同时启动两个软件咋解决
sigrity被cdence收购后,软件的license做到一个文件里...
-
1PROTEUS软件简介
PROTEUS是来自英国公司的工具软件,在全球广泛使用。和其它工具相比,这款软件的最大特点就在于它能够模拟单片机。可以直接在基于原理图的...
-
一、PLC的解锁方法:
一般有两种方法。
(1) rs232c引脚信息截获。由于串行端口是通过传送、接收引脚实现数据传递的,只要能将传送、接收引脚的信息截获出来,就可以完成对整...
来自
PLC|by
粽子糖果 |发表时间 2017-03-16
|0个回复