问:从WORD文件中拷贝出来的符号,为什么不能够在PROTEL中正常显示
复:请问你是在SCH环境,还是在PCB环境,在PCB环境是有一些特殊字符不能显示,因为那时保留字.
问:net名与port同名,pcb中可否连接
答复:可以,PROTEL可以多种方式生成网络,当你在在层次图中以port-port时,每张线路图可以用相同的NET名,它们不会因网络名是一样而连接.但请不要使用电源端口,因为那是全局的.
问::请问在PROTEL99SE中导入PADS文件, 为何焊盘属性改了
复:这多是因为两种软件和每种版本之间的差异造成,通常做一下手工体调整就可以了.
问:请问杨大虾:为何通过软件把power logic的原理图转化成protel后,在protel中无法进行属性修改,只要一修改,要不不现实,要不就是全显示属性?谢谢!
复:如全显示,可以做一个全局性编辑,只显示希望的部分.
问:请教铺銅的原则?
复:铺銅一般应该在你的安全间距的2倍以上.这是LAYOUT的常规知识.
问:请问Potel DXP在自动布局方面有无改进?导入封装时能否根据原理图的布局自动排开?
复:PCB布局与原理图布局没有一定的内在必然联系,故此,Potel DXP在自动布局时不会根据原理图的布局自动排开.(根据子图建立的元件类,可以帮助PCB布局依据原理图的连接).
问:请问信号完整性分析的资料在什么地方购买
复:Protel软件配有详细的信号完整性分析手册.
问:为何铺铜,文件哪么大?有何方法?
复:铺铜数据量大可以理解.但如果是过大,可能是您的设置不太科学.
问:有什么办法让原理图的图形符号可以缩放吗?
复:不可以.
问:PROTEL仿真可进行原理性论证,如有详细模型可以得到好的结果
复:PROTEL仿真完全兼容Spice模型,可以从器件厂商处获得免费Spice模型,进行仿真.
PROTEL也提供建模方法,具有专业仿真知识,可建立有效的模型.
问:99SE中如何加入汉字,如果汉化后好象少了不少东西! 3-28 14:17:0 但确实少了不少功能!
复:可能是汉化的版本不对.
问:如何制作一个孔为2*4MM 外径为6MM的焊盘?
复:在机械层标注方孔尺寸.与制版商沟通具体要求.
问:我知道,但是在内电层如何把电源和地与内电层连接.没有网络表,如果有网络表就没有问题了
复:利用from-to类生成网络连接
问:还想请教一下99se中椭圆型焊盘如何制作?放置连续焊盘的方法不可取,线路板厂家不乐意.可否在下一版中加入这个设置项?
复:在建库元件时,可以利用非焊盘的图素形成所要的焊盘形状.在进行PCB设计时使其具有相同网络属性.我们可以向Protel公司建议.
问:如何免费获取以前的原理图库和pcb库
复:那你可以的WWW.PROTEL.COM下载
问:刚才本人提了个在覆铜上如何写上空心(不覆铜)的文字,专家回答先写字,再覆铜,然后册除字,可是本人试了一下,删除字后,空的没有,被覆铜 覆盖了,请问专家是否搞错了,你能不能试一下
复:字必须用PROTEL99SE提供的放置中文的办法,然后将中文(英文)字解除元件,(因为那是一个元件)将安全间距设置成1MIL,再覆铜,然后移动覆铜,程序会询问是否重新覆铜,回答NO.
问:画原理图时,如何元件的引脚次序?
复:原理图建库时,有强大的检查功能,可以检查序号,重复,缺漏等.也可以使用阵列排放的功能,一次性放置规律性的引脚.
问:protel99se6自动布线后,在集成块的引脚附近会出现杂乱的走线,像毛刺一般,有时甚至是三角形的走线,需要进行大量手工修正,这种问题怎么避免?
复:合理设置元件网格,再次优化走线.
问:用PROTEL画图,反复修改后,发现文件体积非常大(虚肿),导出后再导入就小了许多.为什么??有其他办法为文件瘦身吗?
复:其实那时因为PROTEL的铺铜是线条组成的原因造成的,因知识产权问题,不能使用PADS里的“灌水”功能,但它有它的好处,就是可以自动删除“死铜”.致与文件大,你用WINZIP压缩一下就很小.不会影响你的文件发送.
问:请问:在同一条导线上,怎样让它不同部分宽度不一样,而且显得连续美观?谢谢!
复:不能自动完成,可以利用编辑技巧实现.
liaohm问:如何将一段圆弧进行几等分?
fanglin163答复:利用常规的几何知识嘛.EDA只是工具.
问:protel里用的HDL是普通的VHDL
复:Protel PLD不是,Protel FPGA是.
问:补泪滴后再铺铜,有时铺出来的网格会残缺,怎么办?
复:那是因为你在补泪滴时设置了热隔离带原因,你只需要注意安全间距与热隔离带方式.也可以用修补的办法.
问:可不可以做不对称焊盘?拖动布线时相连的线保持原来的角度一起拖动?
复:可以做不对称焊盘.拖动布线时相连的线不能直接保持原来的角度一起拖动.
问:请问当Protel发挥到及至时,是否能达到高端EDA软件同样的效果
复:视设计而定.
问:Protel DXP的自动布线效果是否可以达到原ACCEL的水平?
复:有过之而无不及.
问:protel的pld功能好象不支持流行的HDL语言?
复:Protel PLD使用的Cupl语言,也是一种HDL语言.下一版本可以直接用VHDL语言输入.
问:PCB里面的3D功能对硬件有何要求?
复:需要支持OpenGL.
问:如何将一块实物硬制版的布线快速、原封不动地做到电脑之中?
复:最快的办法就是扫描,然后用BMP2PCB程序转换成胶片文件,然后再修改,但你的PCB精度必须在0.2MM以上.BMP2PCB程序可在21IC上下载,你的线路板必须用沙纸打的非常光亮才能成功.
问:直接画PCB板时,如何为一个电路接点定义网络名?
复:在Net编辑对话框中设置.
问:怎么让做的资料中有孔径显示或符号标志,同allego一样
复:在输出中有选项,可以产生钻孔统计及各种孔径符号.
问:自动布线的锁定功能不好用,系统有的会重布,不知道怎么回事?
复:最新的版本无此类问题.
问:如何实现多个原器件的整体翻转
复:一次选中所要翻转的元件.
问:我用的p 99 版加入汉字就死机,是什么原因?
复:应是D版所致.
问:powpcb的文件怎样用PROTEL打开?
复:先新建一PCB文件,然后使用导入功能达到.
问:怎样从PROTEL99中导入GERBER文件
复:Protel pcb只能导入自己的Gerber,而Protel的CAM可以导入其它格式的Gerber.
问:如何把布好PCB走线的细线条部分地改为粗线条
复:双击修改 全局编辑.注意匹配条件.修改规则使之适应新线宽.
问:如何修改一个集成电路封装内的焊盘尺寸? 若全局修改的话应如何设置?
复:全部选定,进行全局编辑
问:如何修改一个集成电路封装内的焊盘尺寸?
复:在库中修改一个集成电路封装内的焊盘尺寸大家都知道,在PCB板上也可以修改.(先在元件属性中解锁).
问:能否在做PCB时对元件符号的某些部分加以修改或删除?
复:在元件属性中去掉元件锁定,就可在PCB中编辑元件,并且不会影响库中元件.
问:该焊盘为地线,包地之后,该焊盘与地所连线如何设置宽度
复:包地前设置与焊盘的连接方式
问:为何99se存储时要改为工程项目的格式?
复:便于文件管理.
问:如何去掉PCB上元件的如电阻阻值,电容大小等等,要一个个去掉吗,有没有快捷方法
复:使用全局编辑,同一层全部隐藏
问:能告诉将要推出的新版本的PROTEL的名称吗?简单介绍一下有哪些新功能?protel手动布线的推挤能力太弱!
复:Protel DXP,在仿真和布线方面会有大的提高.
问:如何把敷铜区中的分离的小块敷铜除去
复:在敷铜时选择"去除死铜"
问:VDD和GND都用焊盘连到哪儿了,怎么看不到呀
复:打开网络标号显示.
问:在PCB中有画弧线? 在画完直线,接着直接可以画弧线具体如DOS版弧线模式那样!能实现吗?能的话,如何设置?
复:可以,使用shift 空格可以切换布线形式
问:protel99se9层次图的总图用edit\export spread生成电子表格的时候,却没有生成各分图纸里面的元件及对应标号、封装等.如果想用电子表格的方式一次性修改全部图纸的封装,再更新原理图,该怎么作?
复:点中相应的选项即可.
问:protel99se6的PCB通过specctra interface导出到specctra10.1里面,发现那些没有网络标号的焊盘都不见了,结果specctra就从那些实际有焊盘的地方走线,布得一塌糊涂,这种情况如何避免?
复:凡涉及到两种软件的导入/导出,多数需要人工做一些调整.
问:在打开内电层时,放置元件和过孔等时,好像和内电层短接在一起了,是否正确
复:内电层显示出的效果与实际的缚铜效果相反,所以是正确的
问:protel的执行速度太慢,太耗内存了,这是为什么?而如allegro那么大的系统,执行起来却很流畅!
复:最新的Protel软件已不是完成一个简单的PCB设计,而是系统设计,包括文件管理、3D分析等.只要PIII,128M以上内存,Protel亦可运行如飞.
问:如何自动布线中加盲,埋孔?
复:设置自动布线规则时允许添加盲孔和埋孔
问:3D的功能对硬件有什么要求?谢谢,我的好象不行
复:请把金山词霸关掉
问:补泪滴可以一个一个加吗?
复:当然可以
问:请问在PROTEL99SE中倒入PADS文件, 为何焊盘属性改了,
复:这类问题,一般都需要手工做调整,如修改属性等.
问:protell99se能否打开orcad格式的档案,如不能以后是否会考虑添加这一功能?
复:现在可以打开.
问:在99SEPCB板中加入汉字没发加,但汉化后SE少了不少东西!
复:可能是安装的文件与配置不正确.
问:SE在菜单汉化后,在哪儿启动3D功能?
复:您说的是View3D接口吗,请在系统菜单(左边大箭头下)启动.
问:请问如何画内孔不是圆形的焊盘???
复:不行.
问:在PCB中有几种走线模式?我的计算机只有两种,通过空格来切换
复:Shift+空格
问:请问:对于某些可能有较大电流的线,如果我希望线上不涂绿油,以便我在其上上锡,以增大电流.我该怎么设计?谢谢!
复:可以简单地在阻焊层放置您想要的上锡的形状.
问:如何连续画弧线,用画园的方法每个弯画个园吗?
复:不用,直接用圆弧画.
问:如何锁定一条布线?
复:先选中这个网络,然后在属性里改.
问:随着每次修改的次数越来越多,protel文件也越来越大,请问怎么可以让他文件尺寸变小呢?
复:在系统菜单中有数据库工具.(Fiel菜单左边的大箭头下).
wangjinfeng问:请问PROTEL中画PCB板如何设置采用总线方式布线?
高英凯答复:Shift+空格.
问:如何利用protel的PLD功能编写GAL16V8程序?
复:利用protel的PLD功能编写GAL16V8程序比较简单,直接使用Cupl DHL硬件描述语言就可以编程了.帮助里有实例.Step by step.
问:我用99se6布一块4层板子,布了一个小时又二十分钟布到99.6%,但再过来11小时多以后却只布到99.9%!不得已让它停止了
复:对剩下的几个Net,做一下手工预布,剩下的再自动,可达到100%的布通.
问:在pcb多层电路板设计中,如何设置内电层?前提是完全手工布局和布线.
复:有专门的菜单设置.
问:protel PCB图可否输出其它文件格式,如HyperLynx的? 它的帮助文件中说可以,但是在菜单中却没有这个选项
复:现在Protel自带有PCB信号分析功能.
问:请问pcb里不同的net,最后怎么让他们连在一起?
复:最好不要这么做,应该先改原理图,按规矩来,别人接手容易些.
问:自动布线前如何把先布的线锁定??一个一个选么?
复:99SE中的锁定预布线功能很好,不用一个一个地选,只要在自动布线设置中点一个勾就可以了.
问:PSPICE的功能有没有改变
复:在Protel即将推出的新版本中,仿真功能会有大的提升.
问:如何使用Protel 99se的PLD仿真功能?
复:首先要有仿真输入文件(.si),其次在configure中要选择Absolute ABS选项,编译成功后,可仿真.看仿真输出文件.
问:protel.ddb历史记录如和删
复:先删除至回收战,然后清空回收站.
问:自动布线为什么会修改事先已布的线而且把它们认为没有布过重新布了而设置我也正确了?
复:把先布的线锁定.应该就可以了.
问:布线后有的线在视觉上明显太差,PROTEL这样布线有他的道理吗(电气上)
复:仅仅通过自动布线,任何一个布线器的结果都不会太美观.
问:可以在焊盘属性中修改焊盘的X和Y的尺寸
复:可以.
问:protel99se后有没推出新的版本?
复:即将推出.该版本耗时2年多,无论在功能、规模上都与Protel99SE,有极大的飞跃.
问:99se的3d功能能更增进些吗?好像只能从正面看!其外形能自己做吗?
复:3D图形可以用 Ctrl 上,下,左,右 键翻转一定的角度.不过用处不大,显卡
要好才行.
问:有没有设方孔的好办法?除了在机械层上画.
复:可以,在Multi Layer上设置.
问:一个问题:填充时,假设布线规则中间距为20mil,但我有些器件要求100mil间距,怎样才能自动填充?
复:可以在design-->rules-->clearance constraint里加
问:在protel中能否用orcad原理图
复:需要将orcad原理图生成protel支持的网表文件,再由protel打开即可.
问:请问多层电路板是否可以用自动布线
复:可以的,跟双面板一样的,设置好就行了.
一、印刷线路元件布局结构设计讨论
一台性能优良的仪器,除选择高质量的元器件,合理的电路外,印刷线路板的元件布局和电气连线方向的正确结构设计是决定仪器能否可靠工作的一个关键问题,对同一种元件和参数的电路,由于元件布局设计和电气连线方向的不同会产生不同的结果,其结果可能存在很大的差异.
因而,必须把如何正确设计印刷线路板元件布局的结构和正确选择布线方向及整体仪器的工艺结构三方面联合起来考虑,合理的工艺结构,既可消除因布线不当而产生的噪声干扰,同时便于生产中的安装、调试与检修等.
下面我们针对上述问题进行讨论,由于优良“结构”没有一个严格的“定义”和“模式”,因而下面讨论,只起抛砖引玉的作用,仅供参考.每一种仪器的结构必须根据具体要求(电气性能、整机结构安装及面板布局等要求),采取相应的结构设计方案,并对几种可行设计方案进行比较和反复修改.
印刷板电源、地总线的布线结构选择----系统结构:模拟电路和数字电路在元件布局图的设计和布线方法上有许多相同和不同之处.模拟电路中,由于放大器的存在,由布线产生的极小噪声电压,都会引起输出信号的严重失真,在数字电路中,TTL噪声容限为0.4V~0.6V,CMOS噪声容限为Vcc的0.3~0.45倍,故数字电路具有较强的
抗干扰的能力.良好的电源和地总线方式的合理选择是仪器可靠工作的重要保证,相当多的
干扰源是通过电源和地总线产生的,其中地线引起的噪声干扰最大.
二、印刷电路板图设计的基本原则要求
1.印刷电路板的设计,从确定板的尺寸大小开始,印刷电路板的尺寸因受机箱外壳大小限制,以能恰好安放入外壳内为宜,其次,应考虑印刷电路板与外接元器件(主要是电位器、插口或另外印刷电路板)的连接方式.印刷电路板与外接元件一般是通过塑料导线或金属隔离线进行连接.但有时也设计成插座形式.即:在设备内安装一个插入式印刷电路板要留出充当插口的接触位置.对于安装在印刷电路板上的较大的元件,要加金属附件固定,以提高耐振、耐冲击性能.
2.布线图设计的基本方法
首先需要对所选用元件器及各种插座的规格、尺寸、面积等有完全的了解;对各部件的位置安排作合理的、仔细的考虑,主要是从电磁场兼容性、抗干扰的角度,走线短,交叉少,电源,地的路径及去耦等方面考虑.各部件位置定出后,就是各部件的连线,按照电路图连接有关引脚,完成的方法有多种,印刷线路图的设计有计算机辅助设计与手工设计方法两种.
最原始的是手工排列布图.这比较费事,往往要反复几次,才能最后完成,这在没有其它绘图设备时也可以,这种手工排列布图方法对刚学习印刷板图设计者来说也是很有帮助的.计算机辅助制图,现在有多种绘图软件,功能各异,但总的说来,绘制、修改较方便,并且可以存盘贮存和打印.接着,确定印刷电路板所需的尺寸,并按原理图,将各个元器件位置初步确定下来,然后经过不断调整使布局更加合理,印刷电路板中各元件之间的接线安排方式如下:
(1)印刷电路中不允许有交叉电路,对于可能交叉的线条,可以用“钻”、“绕”两种办法解决.即,让某引线从别的电阻、电容、三极管脚下的空隙处“钻”过去,或从可能交叉的某条引线的一端“绕”过去,在特殊情况下如何电路很复杂,为简化设计也允许用导线跨接,解决交叉电路问题.
(2)电阻、二极管、管状电容器等元件有“立式”,“卧式”两种安装方式.立式指的是元件体垂直于电路板安装、焊接,其优点是节省空间,卧式指的是元件体平行并紧贴于电路板安装,焊接,其优点是元件安装的机械强度较好.这两种不同的安装元件,印刷电路板上的元件孔距是不一样的.
(3)同一级电路的接地点应尽量靠近,并且本级电路的电源滤波电容也应接在该级接地点上.特别是本级晶体管基极、发射极的接地点不能离得太远,否则因两个接地点间的铜箔太长会引起干扰与自激,采用这样“一点接地法”的电路,工作较稳定,不易自激.
(4)总地线必须严格按高频-中频-低频一级级地按弱电到强电的顺序排列原则,切不可随便翻来复去乱接,级与级间宁肯可接线长点,也要遵守这一规定.特别是变频头、再生头、调频头的接地线安排要求更为严格,如有不当就会产生自激以致无法工作.调频头等高频电路常采用大面积包围式地线,以保证有良好的屏蔽效果.
(5)强电流引线(公共地线,功放电源引线等)应尽可能宽些,以降低布线电阻及其电压降,可减小寄生耦合而产生的自激.
(6)阻抗高的走线尽量短,阻抗低的走线可长一些,因为阻抗高的走线容易发笛和吸收信号,引起电路不稳定.电源线、地线、无反馈元件的基极走线、发射极引线等均属低阻抗走线,射极跟随器的基极走线、收录机两个声道的地线必须分开,各自成一路,一直到功效末端再合起来,如两路地线连来连去,极易产生串音,使分离度下降.
三、印刷板图设计中应注意下列几点
1.布线方向:从焊接面看,元件的排列方位尽可能保持与原理图相一致,布线方向最好与电路图走线方向相一致,因生产过程中通常需要在焊接面进行各种参数的检测,故这样做便于生产中的检查,调试及检修(注:指在满足电路性能及整机安装与面板布局要求的前提下).
2.各元件排列,分布要合理和均匀,力求整齐,美观,结构严谨的工艺要求.
3.电阻,二极管的放置方式:分为平放与竖放两种:
(1)平放:当电路元件数量不多,而且电路板尺寸较大的情况下,一般是采用平放较好;对于1/4W以下的电阻平放时,两个焊盘间的距离一般取4/10英寸,1/2W的电阻平放时,两焊盘的间距一般取5/10英寸;二极管平放时,1N400X系列整流管,一般取3/10英寸;1N540X系列整流管,一般取4~5/10英寸.
(2)竖放:当电路元件数较多,而且电路板尺寸不大的情况下,一般是采用竖放,竖放时两个焊盘的间距一般取1~2/10英寸.
4.电位器:IC座的放置原则
(1)电位器:在稳压器中用来调节输出电压,故设计电位器应满中顺时针调节时输出电压升高,反时针调节器节时输出电压降低;在可调恒流充电器中电位器用来调节充电电流折大小,设计电位器时应满中顺时针调节时,电流增大.电位器安放位轩应当满中整机结构安装及面板布局的要求,因此应尽可能放轩在板的边缘,旋转柄朝外.
(2)IC座:设计印刷板图时,在使用IC座的场合下,一定要特别注意IC座上定位槽放置的方位是否正确,并注意各个IC脚位是否正确,例如第1脚只能位于IC座的右下角线或者左上角,而且紧靠定位槽(从焊接面看).
5.进出接线端布置
(1)相关联的两引线端不要距离太大,一般为2~3/10英寸左右较合适.
(2)进出线端尽可能集中在1至2个侧面,不要太过离散.
6.设计布线图时要注意管脚排列顺序,元件脚间距要合理.
7.在保证电路性能要求的前提下,设计时应力求走线合理,少用外接跨线,并按一定顺充要求走线,力求直观,便于安装,高度和检修.
8.设计布线图时走线尽量少拐弯,力求线条简单明了.
9.布线条宽窄和线条间距要适中,电容器两焊盘间距应尽可能与电容引线脚的间距相符;
10.设计应按一定顺序方向进行,例如可以由左往右和由上而下的顺序进行
一、电路设计常用软件介绍
PROTEL 电路自动设计
ORCAD EDA软件
PSPICE 电路仿真
EWB 电路仿真
VISIO 图表制作
WINBOARD、WINDRAFT 和IVEX-SPICE 电原理图绘制与印制电路板设计软件
Electronic Workbench v5.0c - v5.12 电子电路仿真工作室
MedWin v2.04 单片机集成开发环境 [中文版]
Panasonic MITSUBISHI PLC 可编程控制器编译软件
一、印制板设计要求
电源滤波/退耦电容:一般在原理图中仅画出若干电源滤波/退耦电容,但未指出它们各自应接于何处.其实这些电容是为开关器件(门电路)或其它需要滤波/退耦的部件而设置的,布置这些电容就应尽量靠近这些元部件,离得太远就没有作用了.有趣的是,当电源滤波/退耦电容布置的合理时,接地点的问题就显得不那么明显.
二、Protel 打印设置
打印机一次只打印一个层(不管您选了几个层,只是分几次打印而已),后一个是一次打印所有你选中的层面,根据需要自己选择!下一步:点击下方的Options按钮,进行属性设置.假设我们选final然后进入Options进行设置,进入后的选项一般不用动,Scale为打印比例,默认的为1:1,如果想满页打印,就将那个小框打上钩,哦!右边的Show Hole蛮重要,选中他就可以把电路板上的孔打印出来(做光刻板就要选这个,有帮助),好了,点击Setup进行纸张大小设置就完成了打印机 Options.还没完呢!麻烦把!回到选打印机属性的对话框,选择Layers,进行打印层的设置,进去以后,看见了吧!是不是很熟悉呢!根据自己需要选择吧.
三、常用的PCB库文件
四、PCB及电路抗干扰措施
五、PCB布线原则
六、关于滤波
浪涌电压、振铃电压、火花放电等瞬间干扰信号,其特点是作用时间极短,但电压幅度高、瞬态能量大.瞬态干扰会造成单片开关电源输出电压的波动;当瞬态电压叠加在整流滤波后的直流输入电压VI上,使VI超过内部功率开关管的漏-源击穿电压V(BR)DS时,还会损坏TOPSwitch芯片,因此必须采用抑制措施.
通常,静电放电(ESD)和电快速瞬变脉冲群(EFT)对数字电路的危害甚于其对模拟电路的影响.静电放电在5 — 200MHz的频率范围内产生强烈的射频辐射.此辐射能量的峰值经常出现在35MHz — 45MHz之间发生自激振荡.许多I/O电缆的谐振频率也通常在这个频率范围内,结果,电缆中便串入了大量的静电放电辐射能量.
当电缆暴露在4 — 8kV静电放电环境中时,I/O电缆终端负载上可以测量到的感应电压可达到600V.这个电压远远超出了典型数字的门限电压值0.4V.典型的感应脉冲持续时间大约为400纳秒.将I/O电缆屏蔽起来,且将其两端接地,使内部信号引线全部处于屏蔽层内,可以将干扰减小60 — 70dB,负载上的感应电压只有0.3V或更低.电快速瞬变脉冲群也产生相当强的辐射发射,从而耦合到电缆和机壳线路.电源线滤波器可以对电源进行保护.
线 — 地之间的共模电容是抑制这种瞬态干扰的有效器件,它使干扰旁路到机壳,而远离内部电路.当这个电容的容量受到泄漏电流的限制而不能太大时,共模扼流圈必须提供更大的保护作用.这通常要求使用专门的带中心抽头的共模扼流圈,中心抽头通过一只电容(容量由泄漏电流决定)连接到机壳.共模扼流圈通常绕在高导磁率铁氧体芯上,其典型电感值为15 ~ 20mH.
滤波器,切断电磁干扰沿信号线或电源线传播的路径,与屏蔽共同够成完善的电磁干扰防护,无论是抑制干扰源、消除耦合或提高接收电路的抗能力,都可以采用滤波技术.针对不同的干扰,应采取不同的抑制技术,由简单的线路清理,至单个元件的干扰抑制器、滤波器和变压器,再至比较复杂的稳压器和净化电源,以及价格昂贵而性能完善的不间断电源,下面分别作简要叙述.
属瞬变干扰抑制器的有气体放电管、金属氧化物压敏电阻、硅瞬变吸收二极管和固体放电管等多种.其中金属氧化物压敏电阻和硅瞬变吸收二极管的工作有点象普通的稳压管,是箝位型的干扰吸收器件;
而气体放电管和固体放电管是能量转移型干扰吸收器件(以气体放电管为例,当出现在放电管两端的电压超过放电管的着火电压时,管内的气体发生电离,在两电极间产生电弧.由于电弧的压降很低,使大部分瞬变能量得以转移,从而保护设备免遭瞬变电压破坏).瞬变干扰抑制器与被保护设备并联使用.
气体放电管也称避雷管,目前常用于程控交换机上.避雷管具有很强的浪涌吸收能力,很高的绝缘电阻和很小的寄生电容,对正常工作的设备不会带来任何有害影响.但它对浪涌的起弧响应,与对直流电压的起弧响应之间存在很大差异.例如90V气体放电管对直流的起弧电压就是90V,而对5kV/μs的浪涌起弧电压最大值可能达到1000V.这表明气体放电管对浪涌电压的响应速度较低.故它比较适合作为线路和设备的一次保护.此外,气体放电管的电压档次很少.
压敏电阻是目前广泛应用的瞬变干扰吸收器件.描述压敏电阻性能的主要参数是压敏电阻的标称电压和通流容量即浪涌电流吸收能力.前者是使用者经常易弄混淆的一个参数.压敏电阻标称电压是指在恒流条件下(外径为7mm以下的压敏电阻取0.1mA;7mm以上的取1mA)出现在压敏电阻两端的电压降.
由于压敏电阻有较大的动态电阻,在规定形状的冲击电流下(通常是8/20μs的标准冲击电流)出现在压敏电阻两端的电压(亦称是最大限制电压)大约是压敏电阻标称电压的1.8~2倍(此值也称残压比).这就要求使用者在选择压敏电阻时事先有所估计,对确有可能遇到较大冲击电流的场合,应选择使用外形尺寸较大的器件(压敏电阻的电流吸收能力正比于器件的通流面积,耐受电压正比于器件厚度,而吸收能量正比于器件体积).
使用压敏电阻要注意它的固有电容.根据外形尺寸和标称电压的不同,电容量在数千至数百pF之间,这意味着压敏电阻不适宜在高频场合下使用,比较适合于在工频场合,如作为晶闸管和电源进线处作保护用.
特别要注意的是,压敏电阻对瞬变干扰吸收时的高速性能(达ns)级,故安装压敏电阻必须注意其引线的感抗作用,过长的引线会引入由于引线电感产生的感应电压(在示波器上,感应电压呈尖刺状).引线越长,感应电压也越大.为取得满意的干扰抑制效果,应尽量缩短其引线.关于压敏电阻的电压选择,要考虑被保护线路可能有的电压波动(一般取1.2~1.4倍).如果是交流电路,还要注意电压有效值与峰值之间的关系.所以对 220V线路,所选压敏电阻的标称电压应当是220×1.4×1.4≈430V.此外,就压敏电阻的电流吸收能力来说,1kA(对8/20μs的电流波)用在晶闸管保护上,3kA用在电器设备的浪涌吸收上;5kA用在雷击及电子设备的过压吸收上;10kA用在雷击保护上.压敏电阻的电压档次较多,适合作设备的一次或二次保护.
七、PCB使用技巧
1、元器件标号自动产生或已有的元器件标号取消重来
2、单面板设置:
3、自动布线前设定好电源线加粗
4、PCB封装更新,只要在原封装上右键弹出窗口内的footprint改为新的封装号
5、100mil=2.54mm;1mil=1/1000英寸
7、定位孔的放置
8、设置图纸参数
10、元件旋转:
X键:使元件左右对调(水平面); Y键:使元件上下对调(垂直面)
11、元件属性:
12、生成元件列表(即元器件清单)Reports|Bill of Material
13、原理图电气法则测试(Electrical Rules Check)即ERC
Tools工具|ERC…电气规则检查
Multiple net names on net:检测“同一网络命名多个网络名称”的错误
Unconnected net labels:“未实际连接的网络标号”的警告性检查
Unconnected power objects:“未实际连接的电源图件”的警告性检查
Duplicate sheet mnmbets:检测“电路图编号重号”
Duplicate component designator:“元件编号重号”
bus label format errors:“总线标号格式错误”
Floating input pins:“输入引脚浮接”
Suppress warnings:“检测项将忽略所有的警告性检测项,不会显示具有警告性错误的测试报告”
Create report file:“执行完测试后程序是否自动将测试结果存在报告文中”
Add error markers:是否会自动在错误位置放置错误符号
15、PCB布线的原则如下
16、工作层面类型说明
一个布线工程师谈PCB设计的经验!
今天刚到这里注册,看到不少弟兄的帖子,感觉没有对PCB有一个系统的、合理的设计流程.就随便写点,请高手指教.
一般PCB基本设计流程如下:前期准备->PCB结构设计->PCB布局->布线->布线优化和丝印->网络和DRC检查和结构检查->制版.
第一:前期准备.这包括准备元件库和原理图.“工欲善其事,必先利其器”,要做出一块好的板子,除了要设计好原理之外,还要画得好.在进行PCB设计之前,首先要准备好原理图SCH的元件库和PCB的元件库.元件库可以用peotel 自带的库,但一般情况下很难找到合适的,最好是自己根据所选器件的标准尺寸资料自己做元件库.原则上先做PCB的元件库,再做SCH的元件库.PCB的元件库要求较高,它直接影响板子的安装;SCH的元件库要求相对比较松,只要注意定义好管脚属性和与PCB元件的对应关系就行.PS:注意标准库中的隐藏管脚.之后就是原理图的设计,做好后就准备开始做PCB设计了.
第二:PCB结构设计.这一步根据已经确定的电路板尺寸和各项机械定位,在PCB 设计环境下绘制PCB板面,并按定位要求放置所需的接插件、按键/开关、螺丝孔、装配孔等等.并充分考虑和确定布线区域和非布线区域(如螺丝孔周围多大范围属于非布线区域).
第三:PCB布局.布局说白了就是在板子上放器件.这时如果前面讲到的准备工作都做好的话,就可以在原理图上生成网络表(Design-> Create Netlist),之后在PCB图上导入网络表(Design->Load Nets).就看见器件哗啦啦的全堆上去了,各管脚之间还有飞线提示连接.然后就可以对器件布局了.一般布局按如下原则进行:
①. 按电气性能合理分区,一般分为:数字电路区(即怕干扰、又产生干扰)、模拟电路区(怕干扰)、功率驱动区(干扰源);
②. 完成同一功能的电路,应尽量靠近放置,并调整各元器件以保证连线最为简洁;同时,调整各功能块间的相对位置使功能块间的连线最简洁;
③. 对于质量大的元器件应考虑安装位置和安装强度;发热元件应与温度敏感元件分开放置,必要时还应考虑热对流措施;
④. I/O驱动器件尽量靠近印刷板的边、靠近引出接插件;
⑤. 时钟产生器(如:晶振或钟振)要尽量靠近用到该时钟的器件;
⑥. 在每个集成电路的电源输入脚和地之间,需加一个去耦电容(一般采用高频性能好的独石电容);电路板空间较密时,也可在几个集成电路周围加一个钽电容.
⑦. 继电器线圈处要加放电二极管(1N4148即可);
⑧. 布局要求要均衡,疏密有序,不能头重脚轻或一头沉
——需要特别注意,在放置元器件时,一定要考虑元器件的实际尺寸大小(所占面积和高度)、元器件之间的相对位置,以保证电路板的电气性能和生产安装的可行性和便利性同时,应该在保证上面原则能够体现的前提下,适当修改器件的摆放,使之整齐美观,如同样的器件要摆放整齐、方向一致,不能摆得“错落有致“.这个步骤关系到板子整体形象和下一步布线的难易程度,所以一点要花大力气去考虑.布局时,对不太肯定的地方可以先作初步布线,充分考虑.
第四:布线.布线是整个PCB设计中最重要的工序.这将直接影响着PCB板的性能好坏.在PCB的设计过程中,布线一般有这么三种境界的划分:首先是布通,这时PCB设计时的最基本的要求.如果线路都没布通,搞得到处是飞线,那将是一块不合格的板子,可以说还没入门.其次是电器性能的满足.这是衡量一块印刷电路板是否合格的标准.这是在布通之后,认真调整布线,使其能达到最佳的电器性能.接着是美观.假如你的布线布通了,也没有什么影响电器性能的地方,但是一眼看过去杂乱无章的,加上五彩缤纷、花花绿绿的,那就算你的电器性能怎么好,在别人眼里还是垃圾一块.这样给测试和维修带来极大的不便.布线要整齐划一,不能纵横交错毫无章法.这些都要在保证电器性能和满足其他个别要求的情况下实现,否则就是舍本逐末了.布线时主要按以下原则进行:
①.一般情况下,首先应对电源线和地线进行布线,以保证电路板的电气性能.在条件允许的范围内,尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为:0.2~0.3mm,最细宽度可达0.05~0.07mm,电源线一般为1.2~2.5mm.对数字电路的 PCB可用宽的地导线组成一个回路, 即构成一个地网来使用(模拟电路的地则不能这样使用)
②. 预先对要求比较严格的线(如高频线)进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰.必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合.
③. 振荡器外壳接地,时钟线要尽量短,且不能引得到处都是.时钟振荡电路下面、特殊高速逻辑电路部分要加大地的面积,而不应该走其它信号线,以使周围电场趋近于零;
④. 尽可能采用45o的折线布线,不可使用90o折线,以减小高频信号的辐射;(要求高的线还要用双弧线)
⑤. 任何信号线都不要形成环路,如不可避免,环路应尽量小;信号线的过孔要尽量少;
⑥. 关键的线尽量短而粗,并在两边加上保护地.
⑦. 通过扁平电缆传送敏感信号和噪声场带信号时,要用“地线-信号-地线”的方式引出.
⑧. 关键信号应预留测试点,以方便生产和维修检测用
⑨.原理图布线完成后,应对布线进行优化;同时,经初步网络检查和DRC检查无误后,对未布线区域进行地线填充,用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用.或是做成多层板,电源,地线各占用一层.
——PCB布线工艺要求
①. 线
一般情况下,信号线宽为0.3mm(12mil),电源线宽为0.77mm(30mil)或1.27mm(50mil);线与线之间和线与焊盘之间的距离大于等于0.33mm(13mil),实际应用中,条件允许时应考虑加大距离;布线密度较高时,可考虑(但不建议)采用IC脚间走两根线,线的宽度为0.254mm(10mil),线间距不小于0.254mm(10mil).特殊情况下,当器件管脚较密,宽度较窄时,可按适当减小线宽和线间距.
②. 焊盘(PAD)
焊盘(PAD)与过渡孔(VIA)的基本要求是:盘的直径比孔的直径要大于0.6mm;例如,通用插脚式电阻、电容和集成电路等,采用盘/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插针和二极管1N4007等,采用1.8mm/1.0mm(71mil/39mil).实际应用中,应根据实际元件的尺寸来定,有条件时,可适当加大焊盘尺寸;
PCB板上设计的元件安装孔径应比元件管脚的实际尺寸大0.2~0.4mm左右.
③. 过孔(VIA)
一般为1.27mm/0.7mm(50mil/28mil);
当布线密度较高时,过孔尺寸可适当减小,但不宜过小,可考虑采用1.0mm/0.6mm(40mil/24mil).
④. 焊盘、线、过孔的间距要求
PAD and VIA : ≥ 0.3mm(12mil)
PAD and PAD : ≥ 0.3mm(12mil)
PAD and TRACK