基于FPGA的PCIe接口设计实现.pdf
时间:04-01 15:22
查看:988次
下载:162次
简介:
Altera 提供了兼容于PCIe 1.0 和PCIe 2.0 的解决方案,无论是作为根节点还是端点,都可以通过嵌入在FPGA 内部的可配置硬核IP 模块实现,而不占用可编程资源,这既节省了资源也提高了应用的可靠性。Altera 的IP 编译器可以提供×1,×2,×4,×8 的通道接口。本文主要介绍采用Cyclone IV GX 系列的FPGA来实现×4 的PCIe 接口所涉及的硬件电气规范、协议规范等。
